<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 使用Virtex-5 FPGA實(shí)現LTE仿真器

使用Virtex-5 FPGA實(shí)現LTE仿真器

作者: 時(shí)間:2010-12-16 來(lái)源:網(wǎng)絡(luò ) 收藏

功能強大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網(wǎng)絡(luò )提供可重配置無(wú)線(xiàn)測試設備。長(cháng)期演進(jìn)()是移動(dòng)寬帶的最3GPP標準,它打破了現有蜂窩網(wǎng)絡(luò )的固有模式。與前代UMTS和GSM標準相比,除采用高頻譜效率的射頻技術(shù)外,其架構還得到了大幅簡(jiǎn)化。系統的無(wú)線(xiàn)接入部分Node-B,是連接無(wú)線(xiàn)電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò )之間的邊緣設備。這種架構無(wú)法監測和測試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線(xiàn)電接口,才能有效地測試LTE網(wǎng)絡(luò )元件。

這正是Prisma Engineering公司線(xiàn)路服務(wù)器單元(LSU)UeSIM LTE項目的設計組要解決的問(wèn)題。該是針對所有LTE測試需求的全面解決方案,可幫助網(wǎng)絡(luò )設備設計人員對空中接口和核心網(wǎng)絡(luò )進(jìn)行測試和監控。單個(gè)這種硬件平臺即可在每個(gè)扇區模擬出多達1 024個(gè)用戶(hù)設備。無(wú)線(xiàn)電接口的載荷-應力測試和功能測試覆蓋了完整LTE協(xié)議棧及其應用。射頻前端采用本地多輸入多輸出(MIMO)設計,可支持5MHz、10MHz、15MHz和20MHz多種不同帶寬。

這個(gè)中心采用三個(gè)賽靈思®-5 (XC5VSX50T),可支持高級軟件無(wú)線(xiàn)電重配置??偛吭O位于意大利米蘭的Prisma Engineering公司的設計組很快認識到,我們需要功能強大、可重編程的架構,以便能夠用同一開(kāi)發(fā)板靈活應對多種無(wú)線(xiàn)接入標準?,F有兩種用戶(hù)測試工具:LTE Test Manager(主要針對LTE設備廠(chǎng)商提供)和Quick GUI(主要針對LTE網(wǎng)絡(luò )營(yíng)運商提供)。Quick GUI提供通過(guò)/未通過(guò)測試方案,而Test Manager則可進(jìn)行更為復雜的分析。

LSU UeSIM LTE架構

LSU UeSIM LTE采用由協(xié)議處理單元(PPU)模板、軟件無(wú)線(xiàn)電(SDR)模板和支持MIMO操作的兩個(gè)無(wú)線(xiàn)電模塊共同構成的CompactPCI標準架構。

采用Intel技術(shù)的PPU模板是一種主處理器卡,能夠對多個(gè)SDR模板進(jìn)行管理,改善載荷-應力性能。軟件無(wú)線(xiàn)電模板專(zhuān)為擴展我們先前的LSU系統在無(wú)線(xiàn)電接口的運行性能而設計。CompactPCI無(wú)線(xiàn)電夾層卡負責提供各個(gè)不同標準射頻帶寬的射頻發(fā)送/接收功能:GSM(850 MHz和900MHz;1.8和1.9GHz)、LTE(700MHz,2.1 GHz、2.3 GHz、2.5 GHz和2.6GHz)和WiMAX(2.4GHz、3.5GHz和5GHz)。

SDR卡架構

SDR卡是一種集成在LSU軟/硬件環(huán)境中的高性能平臺,用于提高系統與基帶(CPRI/OBSAI)、無(wú)線(xiàn)電接口或者兩者之間的連接功能。該卡使用工作在特定頻帶內的不同外部無(wú)線(xiàn)電模塊,可支持各種無(wú)線(xiàn)標準,比如GSM/EDGE、UMTS、HSPA、WiMAX和LTE等。圖1為在LTE測試場(chǎng)景中,仿真器或取代無(wú)線(xiàn)電扇區,或為核心網(wǎng)絡(luò )提供測試接口。


圖1 LTE測試場(chǎng)景

我們采用三個(gè)德州儀器的1GHz DSP(我們選用了TMS320C6455)和Analog Devices公司的模數轉換器(AD9640)與數模轉換器(AD9779),完成了基于賽靈思的SDR卡設計。時(shí)鐘網(wǎng)絡(luò )采用Analog Devices公司的AD9549,能夠為轉換和數字信號處理器件(、DSP)提供極高的靈活時(shí)基。

LTE加工數據通路

Prisma把LTE加工數據通路分為兩大部分,一是在FPGA內實(shí)現的射頻前端。二是在DSP內實(shí)現的物理資源分配以及數據通道與控制通道端接。

在上行鏈路方向,由一個(gè)DSP負責處理MAC層到物理層的交換以及物理層某些功能的操作。它負責為編碼、交織、加擾、符號映射和子載波分配提供參考信號(導頻)、源數據和控制通道。離散傅立葉轉換(DFT)函數負責根據SC-FDMA標準完成來(lái)自不同終端的數據轉換。該系統通過(guò)EMIF接口把每個(gè)OFDM符號都發(fā)送到上行鏈路FPGA。圖2為L(cháng)SU軟件無(wú)線(xiàn)電卡上的賽靈思-5 FPGA和TI DSP。


圖2 LSU軟件無(wú)線(xiàn)電卡

該FPGA將數據速率從125MHz(DSP EMIF接口時(shí)鐘)提升到245.76MHz(FPGA加工速率)。然后FPGA將執行一系列其他操作:2048點(diǎn)反向快速傅立葉轉換、循環(huán)前綴插入、PRACH數據通道插入、7.5kHz頻率下轉換OFDM符號頻譜的半移位函數、信道整形與內插濾波以及24MHz頻率下的中頻(IF)轉換。隨后該器件以122.88MHz的時(shí)鐘頻率把中頻數據發(fā)送到DAC。同時(shí)射頻卡將模擬信號轉換為射頻信號,發(fā)送至發(fā)射器放大器。下行鏈路方向上,在LNA放大、可編程增益和轉換階段完成后,射頻卡將把接收到的中頻數據發(fā)送到SDR卡(140MHz)。ADC將以122.88MHz的頻率對模擬數據進(jìn)行二次采樣,而FPGA則負責處理最終到基帶的17.12MHz頻率轉換。該數據可以與兩個(gè)單輸入、單輸出通道關(guān)聯(lián),也可以與一個(gè)MIMO通道關(guān)聯(lián)。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: Virtex FPGA LTE 仿真器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>