<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA高速并行采樣技術(shù)的研究

基于FPGA高速并行采樣技術(shù)的研究

作者: 時(shí)間:2011-04-07 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:介紹一種基于四通道ADC的高速交錯采樣設計方法以及在平臺上的實(shí)現。著(zhù)重闡述四通道高速采樣時(shí)鐘的設計與實(shí)現、高速數據的同步接收以及采樣數據的校正算法。實(shí)驗及仿真結果表明,同步數據采集的結構設計和預處理算法,能良好抑制并行ADC輸出信號因相位偏移、時(shí)鐘抖動(dòng)等造成的失配誤差。
關(guān)鍵詞:交錯采樣;高速采樣時(shí)鐘;同步接收;信號處理

0 引言
高速、超寬帶信號采集技術(shù)在雷達、天文和氣象等領(lǐng)域應用廣泛。高采樣率需要高速的模/數轉換器(ADC)。目前市場(chǎng)上單片高速ADC的價(jià)格昂貴,分辨率較低,且采用單片超高速ADC實(shí)現的數據采集對的性能和PCB布局布線(xiàn)技術(shù)提出了嚴峻的挑戰。
利用時(shí)間交叉采樣原理,對同一信號用多個(gè)相對較低速的ADC并行采樣是可行的。本文針對某項目要求構建了四路采樣率為400 MHz的ADC和高性能接口處理平臺,實(shí)現1.6 GHz數據采集。著(zhù)重討論了ADC采樣時(shí)鐘的設計、數據同步接收和校正預處理等關(guān)鍵技術(shù),并提出軟硬件優(yōu)化方案。

1 采樣系統設計
1.1 多ADC并行采樣原理
時(shí)間交叉采樣原理基于使用多片相對低速的并行ADC實(shí)現高速數據采集。m路ADC中每一片ADC的采樣頻率是整個(gè)系統采樣頻率的1/m,通過(guò)算法調整可使每一路通道時(shí)鐘具有固定相位差,采樣數據經(jīng)多路排序合并后,可達到一路ADC采樣速率m倍的效果。圖1是四路采樣時(shí)序結構,理想條件下各路時(shí)鐘相位依次相差90°。

本文引用地址:http://dyxdggzs.com/article/191253.htm

b.JPG


1.2 時(shí)鐘設計
外部時(shí)鐘信號經(jīng)“時(shí)鐘分配模塊1”轉換成兩路同相差分時(shí)鐘信號,一路送“時(shí)鐘分配模塊2”,另一路經(jīng)PCB走線(xiàn)移相90°后送“時(shí)鐘分配模塊3”。模塊2,3各輸出兩路180°相差時(shí)鐘信號,最終得到依次相差近似90°的四路ADC采樣時(shí)鐘。
四路時(shí)鐘信號并非嚴格均勻相差90°,各路獨立進(jìn)入“相位調整電路”微調。相位微調電路由可編程移相LC網(wǎng)絡(luò )組成,FPGA獨立控制四路調整電路,使相位時(shí)延控制在200~300 ps范圍。時(shí)鐘分配及調整電路結構如圖2所示。

c.JPG


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 高速并行 采樣技術(shù)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>