<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA高速并行采樣技術(shù)的研究

基于FPGA高速并行采樣技術(shù)的研究

作者: 時(shí)間:2011-04-07 來(lái)源:網(wǎng)絡(luò ) 收藏

2.2 增益誤差的計算和校正
在本文的設計中,經(jīng)過(guò)模擬前端多相時(shí)鐘電路設計,時(shí)間相位誤差可以忽略,且ADC的基準電壓由同一電源供電,偏置誤差也可忽略,在此,利用DFT變換校正增益誤差。對于只有增益誤差的第k個(gè)子通道的輸出信號yk(n)=gkAcos[2πfin(mn+k)/fs+θ],做N點(diǎn)DFT得:
,因此,經(jīng)過(guò)增益誤差校正輸出信號為:


3 實(shí)驗仿真結果
圖5是經(jīng)過(guò)內部映射之后的時(shí)序仿真圖,可以看到經(jīng)過(guò)精心設計的多相時(shí)鐘技術(shù)以及合理的同步接收使信號的采集效果良好。

本文引用地址:http://dyxdggzs.com/article/191253.htm

a.JPG


圖6是采集得到的數據經(jīng)過(guò)增益誤差校正前后的頻譜對比圖,可以看到在40 MHz處,雜散得到了明顯的抑制。其中,模擬輸入信號的頻率為20 MHz。

i.JPG



4 結語(yǔ)
針對ADC時(shí)間交叉對多相時(shí)鐘信號的高要求以及采集數據的誤差,介紹了多相時(shí)鐘設計的一種方法和利用FFT技術(shù)實(shí)現對增益誤差的校正。通過(guò)實(shí)驗仿真證明,該設計能夠有效提升數據采集系統的性能。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 高速并行 采樣技術(shù)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>