<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA機載實(shí)時(shí)視頻圖形處理系統的設計

基于FPGA機載實(shí)時(shí)視頻圖形處理系統的設計

作者: 時(shí)間:2012-02-17 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要 給出了某的硬件電路設計方案,以XC5VFX70T 作為核心處理器,實(shí)現了對DVI及PAL等多種格式視頻信號的解碼、實(shí)時(shí)處理以及輸出。系統電路設計簡(jiǎn)潔,具有較強的靈活性和擴展性。文中介紹了系統的硬件整體架構,論證了視頻編解碼模塊和視頻緩存模塊的硬件設計方案。實(shí)際測試結果表明,系統能夠流暢地對1 600×1 200分辨率,60幀/s刷新率,24位真彩色的高清視頻進(jìn)行處理,對1幀高清視頻的處理時(shí)間最長(cháng)不超過(guò)3 ms,具有較高的實(shí)時(shí)性能。
關(guān)鍵詞 圖形處理;嵌入式硬件設計;

隨著(zhù)科技的高速發(fā)展,飛機對電子系統提出了越來(lái)越高的要求,飛機性能的改善在很大程度上依賴(lài)于電子系統性能的提升。在飛行器機載電子系統中,顯示系統是飛機與飛行員進(jìn)行人機交互的橋梁,它將各種飛行參數轉換為視覺(jué)信息,顯示在顯示器上。飛行員可以實(shí)時(shí)讀取這些信息,從而做出判斷。
文中設計了某機載視頻的硬件電路部分,視頻是機載顯示系統的子系統,用于在機載顯示器上顯示高像素的圖形與外部輸入視頻疊加形成的視頻信號。系統以Xilinx公司的Virtex-5XC5VFX70T 為核心處理器,搭配多種外圍視頻處理芯片,實(shí)現了對高清視頻的縮放、格式轉換和疊加高像素圖形符號等多種處理功能,并且具有較高的實(shí)時(shí)性。

1 系統概況
1.1 系統需求
機載視頻圖形處理系統的主要功能是接收多種格式的外部視頻信號,生成點(diǎn)陣式字符信號,進(jìn)行視頻格式的轉換,并可輸出生成字符與外視頻疊加的視頻信號。
系統接收PAL(Phase Alternating Line,逐行倒相)、DVI(Digital Visual Interface,數字視頻接口)制式的視頻信號和.PCI-E(Peri pheral Component Interconnect-Express,擴展外設部件互連標準)視頻信號,對視頻進(jìn)行縮放、格式轉換等處理后,疊加上高像素的圖形,并按要求輸出合成的視頻信號。
1.2 總體方案設計
結合系統需求,確定系統的總體設計方案為:以Xilinx公司的Virtex-5 XC5VFX70T FPGA為核心處理器,利用其強大邏輯資源和豐富的IP核,配以相應的外部電路,構建出一個(gè)靈活、簡(jiǎn)潔、可靠的機載視頻圖形處理系統的嵌入式硬件模塊。利用XC5VFX707T中內嵌的Power PC 440硬核處理器,在該處理器上移植美國風(fēng)河公司的Vxworks操作系統,通過(guò)操作系統管理網(wǎng)絡(luò )和PCI-E等接口,并在操作系統的基礎上,實(shí)現相應的圖形操作及視頻處理API(Application Programming Interface,應用程序編程接口)函數,用戶(hù)的應用程序通過(guò)調用API函數來(lái)構建最終的視頻輸出。

2 系統硬件模塊設計
2.1 硬件整體架構
根據設計要求,選擇XC5VFX70T FPGA作為核心處理器,該處理器采用65 nm工藝制造,是專(zhuān)為嵌入式應用而開(kāi)發(fā)的。處理器內置主頻550 MHz的PowerPC440內核、PCI-E端點(diǎn)和以太網(wǎng)等模塊。系統硬件部分還包括視頻編解碼芯片,DDR2視頻緩存,PowerPC外存等外圍電路,整個(gè)系統的硬件框圖如圖1所示。

本文引用地址:http://dyxdggzs.com/article/190765.htm

a.jpg


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>