<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 一種基于FPGA的雷達數字信號處理機設計與實(shí)現

一種基于FPGA的雷達數字信號處理機設計與實(shí)現

作者: 時(shí)間:2012-03-29 來(lái)源:網(wǎng)絡(luò ) 收藏

2.2 軟件設計
本文設計的的軟件沒(méi)汁主要分為程序設計、系統驅動(dòng)設計和用戶(hù)軟件設計三個(gè)部分。程序是系統算法的核心,完成ADC的控制以及DBF算法等;系統驅動(dòng)設計和用戶(hù)軟件設計主要完成系統的人機交互功能,不是本文討論的重點(diǎn),此處只討論程序的設計。
FPGA程序主要完成信號處理算法。該程序利用Xilinx公司提供的System Generator工具,對數字信號處理的過(guò)程進(jìn)行建模和設計。Syst em Generator適于利用FPGA設計高性能數字信號處理系統。它利用業(yè)內最先進(jìn)的FPGA開(kāi)發(fā)高度并行系統提供系統建模和從Simulink與Matlab自動(dòng)生成代碼的功能,System Generator整合了DSP系統的RTL、嵌入式、IP、Matlab和硬件元件DSP建模。它利用包含信號處理(如FIR濾波器、FFT)、糾錯(如Viterbi解碼器、ReedSolomon編碼器/解碼器)、算法、存儲器(如FIFO,RAM,ROM)及數字邏輯功能的Xilinx模塊集,在Simulink內構建和調試高性能DSP系統。Xilinx模塊集提供的模塊可以使用戶(hù)導入Matlab功能(如創(chuàng )建控制電路)及HDL模塊,迅速完成復雜的數字信號處理算法設計。
一路回波信號經(jīng)A/D采集后的數字序列分別與兩個(gè)正交本振信號進(jìn)行相乘,完成正交變換,得到兩路I/Q信號。然后,通過(guò)數字低通濾波器實(shí)現數字混頻。本設計在這里選擇正弦和余弦兩個(gè)信號作為正交變換的本振信號,無(wú)論從數學(xué)運算上,還是具體實(shí)現上都能確保其正交性。設計中采用的是6單元均勻線(xiàn)陣天線(xiàn),因此共得到12路I/Q信號。12路I/Q信號與加權因子相乘后進(jìn)行數字波束合成,得到兩路I/Q信號,然后進(jìn)行信號疊加。疊加后的信號進(jìn)行相參積累,當積累次數達到設置值時(shí),進(jìn)行FFT處理;否則,繼續信號采集過(guò)程。將FFT處理的結果和設置的門(mén)限相比較,如超過(guò)門(mén)限時(shí),觸動(dòng)啟動(dòng)信號;否則,繼續信號采集過(guò)程。FPGA處理的流程如圖4所示。

本文引用地址:http://dyxdggzs.com/article/190578.htm

d.jpg



3 系統測試
在實(shí)際條件下,對數字中的DBF系統合成波束的天線(xiàn)方向圖進(jìn)行了測試,以檢驗是否和理想條件下的天線(xiàn)方向網(wǎng)一致。具體步驟如下:
(1)測試環(huán)境:某研究所暗室。
(2)測試條件:6元15 mm接收天線(xiàn)成均勻直線(xiàn)陣排列、1元發(fā)射天線(xiàn)、信號處理電路板、轉臺以及其他必要設備。
(3)測試方法:將6元接收天線(xiàn)放置在轉臺的0°刻度所在的直線(xiàn)上,測試的信號源放在轉臺前方,并在90°刻度的延長(cháng)線(xiàn)上。此時(shí)設定陣列天線(xiàn)所在的直線(xiàn)為x軸,法線(xiàn)方向為y軸,轉臺中心為坐標零點(diǎn)。轉動(dòng)轉臺,使信號源與天線(xiàn)的夾角分別為90°,60°,20°,調整陣列天線(xiàn)權值,使主瓣方向指向信號源方向。調整完成后,測量并記錄三種情況下的天線(xiàn)方向圖。
(4)測試結果:根據實(shí)測數據繪制的三種情況下的陣列天線(xiàn)方向圖如圖5~圖7所示。



關(guān)鍵詞: FPGA 雷達數字 信號處理機

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>