<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 一種基于FPGA的雷達數字信號處理機設計與實(shí)現

一種基于FPGA的雷達數字信號處理機設計與實(shí)現

作者: 時(shí)間:2012-03-29 來(lái)源:網(wǎng)絡(luò ) 收藏

2 系統實(shí)現
2.1 硬件設計
結合系統需求和系統總體設計,本系統的硬件主要包括A/D采樣部分、D/A輸出部分、控制信號輸出部分、時(shí)鐘部分、設計及配置、電源管理等六大部分,總體框圖如2圖所示。各功能模塊介紹如下:

本文引用地址:http://dyxdggzs.com/article/190578.htm

b.jpg


(1)A/D采樣部分
根據性能指標,系統外接6路模擬信號,信號頻率為100MHz,輸入信號幅度為±1 V,幅度分辨率為0.5 mV。因此設計了兩片A/D轉換模塊ADS6444實(shí)現帶通欠采樣,單片ADS6444支持4通道模/數轉換,最高采樣頻率為105 MHz,采樣位數為14 b的高性能A/D轉換電路,輸入信號量程為2 VPP,幅度分辨率為0.12 mV。配合前端數據調理芯片THS4513,能滿(mǎn)足系統對采樣電路的需求。
(2)D/A轉換電路
無(wú)論是調頻連續波或脈沖多普勒調制方式,均需要對外輸出100MHz的基頻信號,因此設計了D/A轉換電路。D/A轉換芯片采用MAX5887,它是14位、500 MSPS數模轉換器(DAC),工作電壓為3.3 V,提供76 dBc的無(wú)雜散動(dòng)態(tài)范圍(SFDR)(fout=30 MHz時(shí))。該DAC支持500MSPS的更新速率,且功耗小于230mW。
(3)控制信號輸出部分
控制信號輸出TTL的信號,TTL信號采用+5 V供電,而數據處理芯片采用的為3.3 V的LVTTL電平,為實(shí)現信號的正確傳輸,需要信號轉換,因此設計了I/O緩沖模塊實(shí)現LVTTL到TTL的信號轉換。I/O緩沖器使用采用美國TI公司的16位同向緩沖器SN74ALVTHl6245,可以完成LVTTL到TTL的電平轉換,最高開(kāi)關(guān)頻率可以達到80 MHz以上,同時(shí)輸出電流大,可以帶動(dòng)高功耗設備。
(4)時(shí)鐘部分
數/模轉換部分、模/數轉換部分、正常工作均需要低抖、高穩定性的時(shí)鐘,在此使用專(zhuān)用時(shí)鐘芯片AD9517來(lái)產(chǎn)生系統需要的各個(gè)時(shí)鐘。AD9517是一款集成高頻時(shí)鐘發(fā)生器,具有如下特點(diǎn):低相位噪聲、VCO頻率變化范圍為1.75~2.25 GHz,4路LVPECL時(shí)鐘扇出,輸出頻率范圍為50 MHz~1.6 GHz可調,4路LVDS時(shí)鐘扇出,輸出頻率范圍為25~800 MHz可調,4路LVDS時(shí)鐘扇出可設置為8路CMOS時(shí)鐘扇出,且相位可調、可串行控制。
(5)FPGA設計
FPGA要完成對A/D采樣數據的數據處理、D/A轉換的數據輸出、控制信號的產(chǎn)生、核心算法的實(shí)現、USB調試接口的數據輸入/輸出等,是整個(gè)系統設計的重要部分。根據系統需求分析,使用了Xilinx Virtex4SX55。Virtex4 SX55含有512個(gè)DSP處理單元,具有強大的數據處理能力,能夠滿(mǎn)足本系統的信號處理需求。
(6)電源管理
本系統采用電源管理模塊將+12 V的外部電源進(jìn)行穩壓并分成各種幅度的電壓供各個(gè)模塊單獨供電,滿(mǎn)足各個(gè)模塊對電壓的嚴格需求。其電源供電系統結構如圖3所示。

c.jpg



關(guān)鍵詞: FPGA 雷達數字 信號處理機

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>