<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的信號頻譜分析系統

基于FPGA的信號頻譜分析系統

作者: 時(shí)間:2012-06-27 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要 利用實(shí)現了信號的采集與頻譜分析,對進(jìn)行了模塊劃分,并分別給出了各模塊的設計要點(diǎn),完成了模擬信號采集模塊、快速傅里葉變換模塊、存儲模塊以及VGA顯示模塊的設計。最后對設計的各模塊進(jìn)行了功能與時(shí)序仿真,驗證了設計的正確性與可靠性。試驗表明,該設計可以實(shí)現信號的采集、頻譜分析與顯示等功能,系統穩定可靠。
關(guān)鍵詞 A/D轉換;信號采集;頻譜分析;快速傅里葉變換;

數字信號處理技術(shù)飛速發(fā)展,其信號來(lái)源往往是模擬信號的A/DC輸出。該頻譜分析系統主要實(shí)現的功能包括對模擬信號進(jìn)行采集,并對采集到的數字信號進(jìn)行快速傅里葉變換(FFT),最后將頻譜分析結果顯示在VGA上。系統的核心部分采用Altera公司的芯片CycloneII實(shí)現,采用ADI公司的AD7655來(lái)實(shí)現待分析模擬信號的A/D轉換。

1 系統組成
系統通過(guò)FPGA控制AD7655芯片采集待分析的模擬信號,并對A/D采集所得來(lái)的數字信號進(jìn)行FFT變換,計算結束后將結果放在存儲器中,FPGA以存儲器中的數據作為數據源進(jìn)行控制,VGA將信號的頻譜分析結果以圖形的方式顯示。系統由A/D采集模塊、主控制模塊、FIFO模塊、FFT運算模塊、數據存儲模塊、VGA控制模塊等6個(gè)模塊組成。各模塊之間的關(guān)系如圖1所示。

本文引用地址:http://dyxdggzs.com/article/190196.htm

b.JPG



2 系統設計
2.1 A/D采集模塊
系統控制模塊在接收到采集使能信號后,便會(huì )啟動(dòng)A/DC來(lái)采集原始模擬信號。設計采用16位低功耗A/D轉換器AD7655對模擬信號進(jìn)行采樣。AD7655有4個(gè)通道,1 Mbit·s-1采樣率,輸入模擬信號的范圍為0~5 V。該芯片的時(shí)序如圖2所示。

c.JPG


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA 信號頻譜分析 系統

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>