<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的IRIG-B編碼器的設計

基于FPGA的IRIG-B編碼器的設計

作者: 時(shí)間:2012-08-27 來(lái)源:網(wǎng)絡(luò ) 收藏

圖5中,通道1(從上至下第一個(gè)信號)為M12T輸出的100 pps信號PPMl2;通道2(從上至下第三個(gè)信號)為的直流編碼輸出信號;通道3(從上至下第二個(gè)脈沖)為從PPM12信號中恢復的每秒脈沖數信號;通道4(最下面的波形)為IRlG-B編碼的交流輸出波形。圖5中示波器的觸發(fā)點(diǎn)即為B碼參考點(diǎn)Pr。

4.3 編碼輸出

4.3.1 直流碼輸出

為了保證輸出信號的邊沿和抗干擾,將第4.1節得到的TTL電平B碼信號和秒脈沖經(jīng)高速光耦隔離,輸出電路如圖6所示。

圖6中,輸入信號IRIG_B為第4.1節所述編碼模塊輸出的直流編碼信號;pps為從M12T的100 pps信號中恢復的秒脈沖信號;D350和D351實(shí)現了TTL/RS485的電平轉換。

4.3.2 模擬調制電壓輸出

編碼的交流碼輸出電路如圖6所示。將第4.2.3節所述數字調制信號通過(guò)DAC接口輸出到MAX5712上進(jìn)行D/A轉換,經(jīng)過(guò)AD8601濾除高次諧波后,再用電容耦合到由晶體管Q301構成的電壓放大器中,然后經(jīng)600:600的隔離變壓器輸出。

5 結 語(yǔ)

利用和M12T授時(shí)型GPS內核構成的IRIG-B編碼模塊采用M12T的100 pps信號觸發(fā)IRIG-B,使得編碼輸出的每個(gè)碼元上升沿均與GPS模塊嚴格一致,每個(gè)碼元間隔嚴格相等,而且每個(gè)碼元的上升沿均可作為同步參考點(diǎn)。利用FPGA的并發(fā)處理能力,使得系統實(shí)時(shí)性好。本文介紹的基于查找表的B碼編碼方法和通過(guò)查找表的數字調制方法具有占用資源小,設計簡(jiǎn)單,調制輸出高次諧波小,信號邊沿穩定等特點(diǎn)。

經(jīng)過(guò)軟件仿真和系統測試,本文實(shí)現的B碼中DC碼參考點(diǎn)Pr和M12T GPS模塊的pps參考點(diǎn)的時(shí)間誤差小于20 ns,與絕對時(shí)間參考點(diǎn)之間的誤差小于40 ns,AC碼與DC碼之間的延遲為100 ns。利用上述方法實(shí)現的模塊已經(jīng)成功地應用在我公司的通信管理機和同步時(shí)間服務(wù)器中,現場(chǎng)運行結果穩定、準確、可靠。


上一頁(yè) 1 2 3 4 5 下一頁(yè)

關(guān)鍵詞: IRIG-B FPGA 編碼器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>