基于EDA的數據傳輸系統的HDB3編碼器
2.2 插“B”模塊的實(shí)現
插“B”模塊的建模思路是當相鄰“V”符號之間有偶數個(gè)非0符號時(shí),把后一小段的第1個(gè)“0”變換成一個(gè)“B”符號??捎靡粋€(gè)4位的移位寄存器來(lái)實(shí)現延遲,這樣經(jīng)插“V”處理過(guò)的碼元,可在同步時(shí)鐘的作用下同時(shí)進(jìn)行是否插“B”的判決,等到碼元從移位寄存器里出來(lái)的時(shí)候,就可以決定是應該變換成“B”符號,還是照原碼輸出。輸出端用“11”表示符號“V”,“01”表示“1”碼, “00”表示“0”碼,“10”表示符號“B”。其模型如圖3所示,VHDL的結構代碼如artb:



2.3 單極性變雙極性的實(shí)現
根據編碼規則, “B”符號的極性與前一非零符號相反,“V”極性符號與前一非零符號一致。因此,可對“V”單獨進(jìn)行極性變換(“V”已經(jīng)由“11”標識,相鄰“V”的極性是正負交替的),余下的“1”和“B”看成一體進(jìn)行正負交替,從而完成HDB3的編碼。
因為經(jīng)過(guò)插“B”模塊后, “V”、 “B”、“1”已經(jīng)分別用雙相碼“11”、 “10”、 “01”標識。“0”用“00”標識。而在實(shí)際應用中,CPLD或FPGA端口的輸出電壓只有正極性電壓,且在波形仿真中也只有“+1”和“0”,而無(wú)法識別“-1”。所以要得到所需HDB3編碼的結果,需定義“00”、“01”、“10”來(lái)分別表示“0”、 “-1”、 “+1”??蓪⒉?ldquo;B”模塊后輸出的“00”、“01”、“10”、“11”組合轉換為“00”、“01”、 “10”組合,再通過(guò)“00”、 “01”、“10”控制四選一數字開(kāi)關(guān)的地址來(lái)選擇輸出通道,就可以實(shí)現0、-B、+B。本設計使用CC4052的一組通道作為四選一數字開(kāi)關(guān),從而將CPLD或FPGA目標芯片的標識性輸出轉換成雙極性信號,最終實(shí)現HDB3非歸零編碼。CC4052的接線(xiàn)如圖4所示,所實(shí)現的地址控制器的模型如圖5所示。其VHDL結構代碼如artd:


評論