<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 針對FPGA內缺陷成團的電路可靠性設計研究

針對FPGA內缺陷成團的電路可靠性設計研究

作者: 時(shí)間:2012-10-30 來(lái)源:網(wǎng)絡(luò ) 收藏

提高冗余容錯可靠性策略的定量分析

由于成團因子與冗余容錯等效面積之間存在復雜非線(xiàn)性關(guān)系,無(wú)法為上述策略建立分析模型進(jìn)行定量分析。但當內只有小于冗余容錯面積的團,且成團因子與冗余容錯電路等效面積成線(xiàn)性關(guān)系,或者可以用線(xiàn)性關(guān)系近似時(shí),則可以建立相應的分析模型進(jìn)行定量分析。

考慮一個(gè)單模塊單備份容錯電路,如圖3 所示。A 是主份電路,B 是備份電路。如果單純考慮信號時(shí)延,則布局時(shí)應將主、備份電路相鄰排列。稱(chēng)這一布局為單模塊單備份容錯電路的基本布局,基本布局的等效面積為2S0(S0為主份電路面積) ,此時(shí)主、備份電路之間的距離為0,對應成團因子為u0,則有基本布局的失效概率Q02為

增大主、備份電路的距離,在主、備份之間留有面積等于m 個(gè)主份電路面積的空間。此布局為調整布局。調整布局的等效面積為(m+2)S0 ,此時(shí)主、備份電路之間的距離為m ,對應成團因子為um 。

um 和u0有如下關(guān)系

調整布局的失效率Qm

無(wú)論成團因子u0取何值,調整布局都能夠降低冗余容錯電路的失效率。表1 數據反映的是基本布局和特定調整布局(m=2)失效率隨成團因子u0的變化情況,主份電路的可靠度p-=0.99999。

在成團因子較寬的一個(gè)變化范圍內,特定調整布局(m=2)失效率比基本布局失效率降低了約1/2。

表1  失效率隨成團因子u0 變化表

圖4  冗余容錯電路失效率隨距離變化關(guān)系

冗余容錯電路的主、備份電路間距離越大,冗余容錯電路失效率越低。圖4是冗余容錯電路失效率隨主、備份電路之間的距離變化(m變化)的情況,曲線(xiàn)對應的主份電路可靠度p-= 0.99999,成團因子u0=6。

表2 列出了不同布局失效率的具體改善數據,當m=8時(shí),失效率約為基本布局的1/5。

表2  冗余容錯電路失效率隨布局變化表

DIY機械鍵盤(pán)相關(guān)社區:機械鍵盤(pán)DIY




關(guān)鍵詞: FPGA 缺陷 電路 可靠性設計

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>