10bit 60MsPs 15mW流水線(xiàn)ADC的設計
0 引言
模數轉換器是現代數字通信系統中十分重要的單元。與模擬信號相比,數字信號具有便于存儲、轉移、保真度和可靠性高等優(yōu)點(diǎn)。但是因為人們所處的世界是連續的模擬環(huán)境,其中所有(物理、化學(xué)、生物等)信號都是模擬的,這是數字電路無(wú)法直接處理的。因此,必須借助于ADC將從外部采集來(lái)的模擬信號轉變成數字信號,才能由數字電路處理,然后再以適當的方式輸出。隨著(zhù)無(wú)線(xiàn)通信系統和手持設備的快速發(fā)展,ADC的功耗已經(jīng)成為ADC設計中的主要問(wèn)題。特別是在移動(dòng)電話(huà)、數碼相機、手持存儲設備等應用中,減小ADC的功耗已成為必然的趨勢。本文通過(guò)對比較器進(jìn)行特殊的處理,去掉了ADC中的采樣保持電路,并且引入運放共享(op-amp shar-ing)技術(shù),從而完成了一個(gè)分辨率為10bit、采樣頻率為60 MHz、功耗為15 mW的全差分流水線(xiàn)低功耗ADC的設計。
1 ADC第一級的設計
在傳統流水線(xiàn)ADC結構中,為了減小MDAC和比較器之間時(shí)鐘不匹配帶來(lái)的動(dòng)態(tài)誤差,通常需要引入一個(gè)采樣保持電路來(lái)保證MDAC和比較器具有同樣的采樣電平。雖然,采樣保持器的引入可以很大程度的減小ADC的動(dòng)態(tài)誤差。但是,為保證整個(gè)ADC的精度,采樣保持電路的精度必須高于A(yíng)DC的要求。這就要求采樣保持電路中的運放必須有足夠高的增益和足夠大的帶寬,因此采樣保持器就成為整個(gè)ADC功耗最大的一個(gè)模塊,通常要消耗整個(gè)ADC器件1/5到1/4的功耗。
傳統無(wú)采樣保持電路ADC的第一級結構如圖1所示。在ψ2時(shí)刻,比較器對閾值電壓VTH進(jìn)行采樣,與此同時(shí),MDAC處于對余量電壓進(jìn)行放大的狀態(tài)。當ψ1到來(lái)時(shí),MDAC和比較器同時(shí)對模擬輸入信號進(jìn)行采樣。MDAC在ψ1P下降沿采到V2,但是由于比較器前置放大器存在一個(gè)△t的延時(shí),所以比較器實(shí)際采到并決定輸出比特值的電壓是在ψ1P下降沿前△t時(shí)刻采到的V1。換一句話(huà)說(shuō),由于前置放大器存在延時(shí),比較器采到的電壓值要比V2早,故與V2存在一個(gè)Ve的差值。而Ve與輸入頻率、最大斜率等參數有關(guān),其每級1.5 bit的傳遞函數如下式所示:
式中,Dn可取-1,0,1。它的誤差容忍范圍(即Ve的最大值)為1/4VREF。假設輸入信號為Vin=VREFsin(2πfint),fin為其輸入頻率,那么,它的最大斜率可以表示為:
所以,△t時(shí)間的不匹配所引入的Ve可以表示為2πfinVREF△t??梢?jiàn),輸入越快,Ve越大。對于每級2.5 bit的ADC,Ve允許的最大值為1/8 Vref。
為了消除Ve,本設計中采用改進(jìn)的ADC第一級結構,其電路如圖2所示。其中比較器有兩個(gè)分開(kāi)的電容,在φ1時(shí)候,分別對信號和閾值電壓VTH進(jìn)行采樣。φ1結束時(shí),前置放大器有一段時(shí)間Tamp對φ1p下降沿采到的信號進(jìn)行放大。這就避免了由于前置放大器延時(shí)所引入的△t,消除了Ve,因此也就提高了第一級電路的動(dòng)態(tài)性能。
2 運放分享技術(shù)
流水線(xiàn)ADC是在兩相非交疊時(shí)鐘的控制下,使各流水線(xiàn)子級在采樣和保持狀態(tài)之間切換。流水線(xiàn)ADC相鄰兩級的控制時(shí)間是相反的,當前一級處于采樣狀態(tài)時(shí),后一級處于保持狀態(tài)。運放只有在保持狀態(tài)時(shí),才能真正被用到,在采樣狀態(tài),運放實(shí)際處于重置狀態(tài),輸出是短接的。所以,可以利用流水線(xiàn)ADC的這一特性,使相鄰兩級共用一個(gè)運放,從而減小功耗。
評論