華虹NEC與Synopsys攜手開(kāi)發(fā)參考設計流程2.0
——
全球領(lǐng)先的電子設計自動(dòng)化(EDA)軟件工具領(lǐng)導廠(chǎng)商Synopsys 與中國最先進(jìn)的集成電路制造商之一上海華虹NEC電子有限公司今日宣布,雙方將攜手開(kāi)發(fā)應用于華虹NEC 0.18微米工藝的參考設計流程 2.0。華虹NEC選擇Synopsys作為其首選EDA供應商后,將充分利用Synopsys Professional Services開(kāi)發(fā)基于Synopsys Galaxy™設計平臺和Discovery™ 驗證平臺,以及華虹NEC I/O和標準單元庫的完整RTL-to-GDSII參考設計流程。
華虹NEC和Synopsys聯(lián)合開(kāi)發(fā)的參考設計流程2.0助設計人員應對時(shí)序閉合的挑戰,降低風(fēng)險并實(shí)現復雜的系統級芯片(SoC)的預期成功。該流程采用具有RTL合成、物理實(shí)現和簽證功能的 Galaxy設計平臺,以及包括RTL仿真VCS®解決方案的Discovery驗證平臺。參考設計流程2.0的最新功能包括Jupiter-XT™ 設計規劃解決方案具備的增強型平面,以及DFT MAX 和 TetraMAX®工具具備的可測試設計(DFT)和自動(dòng)測試圖形生成(ATPG)能力。
華虹NEC-Synopsys 參考設計流程2.0還采用Synopsys完整的集成電路部署解決方案,包括RTL合成、測試、功率優(yōu)化和物理設計。此外,參考設計流程2.0還包括用于整個(gè)芯片功率分析的PrimePower、用于最終設計簽證的PrimeTime® SI、Star-RCXT™ 和 Hercules™ 解決方案,以及Formality® 等效檢查器。通過(guò)采用DesignWare® 庫可以實(shí)現廣泛的設計兼容性和IP驗證。
華虹NEC設計服務(wù)部高級總監李向陽(yáng)表示:“這一解決方案將幫助我們的客戶(hù)提供高性能低風(fēng)險的半導體產(chǎn)品。Synopsys的Galaxy設計平臺和Discovery驗證平臺與我們成熟的標準元件庫相結合,將有助于我們的客戶(hù)解決復雜的設計問(wèn)題,同時(shí)滿(mǎn)足對產(chǎn)品上市時(shí)間的苛刻要求?!?
Synopsys戰略市場(chǎng)開(kāi)發(fā)部副總裁Rich Goldman表示:“華虹NEC需要成熟的硅設計流程來(lái)幫助其客戶(hù)實(shí)現復雜SoC設計的預期成功。因此,我們雙方一直在密切合作以保證Synopsys的設計流程與華虹NEC的硅工藝實(shí)現無(wú)縫整合,為我們共有的客戶(hù)提供經(jīng)過(guò)測試的RTL-to-GDSII 解決方案。我們希望未來(lái)可以與上海華虹NEC繼續保持良好的合作,共同開(kāi)發(fā)更多先進(jìn)的硅技術(shù)?!?nbsp;
流程發(fā)布
從即日起,客戶(hù)可以通過(guò)華虹NEC的客戶(hù)經(jīng)理申請華虹NCE-Synopsys參考設計流程2.0。
評論