<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 免費的 I/O:改進(jìn) FPGA 時(shí)鐘分配控制

免費的 I/O:改進(jìn) FPGA 時(shí)鐘分配控制

作者: 時(shí)間:2011-03-28 來(lái)源:網(wǎng)絡(luò ) 收藏

同步數字系統中的信號(如遠程通信中使用的)為系統中的數據傳送定義了時(shí)間基準。一個(gè)網(wǎng)絡(luò )由多個(gè)信號組成,由一個(gè)點(diǎn)將所有信號給需要時(shí)鐘信號的所有組件。因為時(shí)鐘信號執行關(guān)鍵的系統功能,很顯然應給予更多的關(guān)注,不僅在時(shí)鐘的特性(即偏移和抖動(dòng))方面,還有那些組成時(shí)鐘網(wǎng)絡(luò )的組件。

本文引用地址:http://dyxdggzs.com/article/162246.htm


開(kāi)發(fā)團隊不斷面臨過(guò)于繁瑣、復雜的時(shí)鐘網(wǎng)絡(luò )的挑戰。各種因素,包括不斷增加的需求、降低成本的要求和減少印刷電路板設計更改的需要,迫使設計人員重新審視時(shí)鐘網(wǎng)絡(luò )。本文將探討時(shí)鐘分配方面的挑戰,協(xié)助開(kāi)發(fā)團隊改變他們的設計方法,并針對正在考慮如何通過(guò)縮小其時(shí)鐘分配網(wǎng)絡(luò )的規模來(lái)?yè)碛懈嗟?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/FPGA">FPGA ,或提高時(shí)鐘網(wǎng)絡(luò )性能的設計者們提供實(shí)用的建議。

引發(fā)設計更改的因素
1. 電路板面積的限制
印刷電路板設計必須考慮到許多限制因素。包括物理尺寸、散熱要求、走線(xiàn)長(cháng)度、層數和互連的類(lèi)型。隨著(zhù)每一代的設計都要求更多的功能,因而電路板的限制因素也越來(lái)越多。一種解決方案是使用可編程邏輯器件,如FPGA和CPLD,減少元件數量并降低電路板的復雜性。然而,采取這種方法的同時(shí)還可以進(jìn)一步重新審視一下時(shí)鐘分配網(wǎng)絡(luò )。不僅因為時(shí)鐘網(wǎng)絡(luò )的各種走線(xiàn)長(cháng)度,占用了大量的電路板面積,并且還用到大量的振蕩器和時(shí)鐘分配IC來(lái)產(chǎn)生當今設計中所需的多種頻率。


2. 時(shí)鐘網(wǎng)絡(luò )性能
時(shí)鐘信號及其相關(guān)的分配網(wǎng)絡(luò )對于實(shí)現當今數字系統的高性能和高可靠性來(lái)說(shuō)是至關(guān)重要的。提高同步設計整體性能的關(guān)鍵是要提高時(shí)鐘網(wǎng)絡(luò )的頻率。然而,由于一些因素,如時(shí)序容限、信號完整性和同步相關(guān)時(shí)鐘邊沿,使得時(shí)鐘網(wǎng)絡(luò )的復雜性大大增加。時(shí)鐘網(wǎng)絡(luò )使用一系列單功能的組件來(lái)設計,如扇出緩沖器、時(shí)鐘發(fā)生器、延遲線(xiàn)、零延遲緩沖器和頻率合成器。任何由于走線(xiàn)長(cháng)度不同而引起的時(shí)序錯誤,都可以通過(guò)蛇形線(xiàn)進(jìn)行走線(xiàn)長(cháng)度匹配或使用緩沖器來(lái)解決。使用試錯法選擇串聯(lián)電阻可以緩和任何走線(xiàn)阻抗與輸出驅動(dòng)器阻抗不匹配的影響。甚至可以使用專(zhuān)門(mén)的轉換器來(lái)匹配時(shí)鐘發(fā)生器和接收器IC之間的信號接口,與多種信號標準連接。然而,傳統上設計師們采用多種不太理想的解決方案,目的是為了使用盡可能少的走線(xiàn)和元器件,實(shí)現小規模且高性能的時(shí)鐘網(wǎng)絡(luò )。


3. 更高的FPGA 利用率
隨著(zhù)高復雜度的系統設計推動(dòng)了可編程邏輯的使用,設計人員需要更多的FPGA I/O來(lái)實(shí)現更多功能。再加上由于每個(gè)系統對FPGA I/O的需求都不同,突然之間每個(gè)I/O都變得很珍貴。當I/O受限時(shí),簡(jiǎn)單的解決方案就必須移植到較大的FPGA上。在這種情況下,“大”可能意味著(zhù)更多的封裝引腳數或者更多查找表(LUT)的FPGA。然而,通常“大”也意味著(zhù)器件價(jià)格更昂貴。另一種解決方案是檢視I/O到底是如何被消耗的,特別是在時(shí)鐘分配網(wǎng)絡(luò )中。一個(gè)帶有扇出緩沖器的時(shí)鐘發(fā)生器需要使用多達12個(gè)I/O,這聽(tīng)起來(lái)好像不多,但是考慮到在一個(gè)應用中所需要的不同時(shí)鐘頻率的數量?,F在你可以很清楚地看到時(shí)鐘分配網(wǎng)絡(luò )用掉了多少FPGA的I/O……太多了!通過(guò)優(yōu)化時(shí)鐘網(wǎng)絡(luò ),設計師們可以使用更小的FPGA或者獲得的I/O來(lái)實(shí)現附加功能。

現代FPGA時(shí)鐘分配示例
高級夾層卡(Advanced MC或AMC)是一個(gè)小型的夾層卡,符合PICMG標準定義。它是開(kāi)發(fā)AdvancedTCA和MicroTCA系統時(shí),設計師選擇的夾層卡。


評估時(shí)鐘源選擇的方法之一是使用一塊評估板,如LatticeECP3 AMC評估板。此板允許為5個(gè)時(shí)鐘網(wǎng)絡(luò )中的每一個(gè)提供多個(gè)時(shí)鐘源選擇,如圖1所示。

圖1 AMC時(shí)鐘網(wǎng)絡(luò )


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>