<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 可編程邏輯技術(shù)在數字信號處理系統中的應用

可編程邏輯技術(shù)在數字信號處理系統中的應用

作者: 時(shí)間:2012-04-09 來(lái)源:網(wǎng)絡(luò ) 收藏

1 引言

本文引用地址:http://dyxdggzs.com/article/160825.htm

  隨著(zhù)半導體的發(fā)展,器件在結構、工藝、集成度、功能、速度和靈活性等方面有了很大的改進(jìn)和提高,從而為高效率、高質(zhì)量、靈活地設計系統提供了可靠性。CPLD或FPGA的出現,為DSP系統的設計又提供了一種嶄新的方法。利用CPLD或FPGA設計的DSP系統具有良好的靈活性和極強的實(shí)時(shí)性。同時(shí),其價(jià)格又可以被大眾接受。由于乘法器在系統中具有廣泛的,所以本文以乘法器的系統中具有廣泛的,所以本文以乘法器的設計為例,來(lái)說(shuō)明采用器件設計系統的方法。如果想使系統具有較快的工作速度,可以采用組合電路構成的乘法器,但是,這樣的乘法器需占用大量的硬件資源,因而很難實(shí)現寬位乘法器功能。本文這種用于序邏輯電路構成的乘法器,既節省了芯片資源,又能滿(mǎn)足工作速度及原理的要求,因而具有一定的實(shí)用價(jià)值。

  2 系統構成

  該乘法器通過(guò)逐項移位相加來(lái)實(shí)現乘法功能。它從被乘數的最低開(kāi)始,若為1,則乘數左移后再與上一次的和相加;若為0,左移后與0相加,直到移到被乘數的最高位。圖1是該乘法器的系統組成框圖。該控制模塊的STAR輸入有兩個(gè)功能:第一個(gè)功能是將16位移位寄存器清零和被乘數A[7…0]向8位移位寄存器加載;第二個(gè)功能為輸入乘法使能。乘法時(shí)鐘從CLK輸入,當被乘數加載于8位移位寄存器后,它由低位到高位逐位移出,當QB=1時(shí),選通模塊打開(kāi),8位乘數B[8…0]被送入加法器,并與上一次鎖存在16位鎖存器中的高8位相加,其和在下一個(gè)時(shí)鐘上升沿被鎖存到鎖存器內;當QB=0時(shí),選通模塊輸出為全0。如此循環(huán)8個(gè)時(shí)鐘脈沖后,由控制模塊控制的乘法運算過(guò)程自動(dòng)中止。該乘法器的核心元件是8位加法器,其運算速度取決于時(shí)鐘頻率。

  3 加法器的實(shí)現

  加法器的設計需要考慮資源利用率和進(jìn)位速度這兩個(gè)相互矛盾的問(wèn)題,通常取兩個(gè)問(wèn)題的折衷。多位加法器的構成有并行進(jìn)位和串行進(jìn)位兩方式,前者運算速度快,但需占用較多的硬件資源,而且隨著(zhù)位數的增加,相同位數的并行加法器和串行加法器的硬件資源占用差距快速增大。實(shí)踐證明,4位二進(jìn)制并行加法器和串行加法器占用的資源幾乎相同,因此,由4位二進(jìn)制并行加法器級聯(lián)來(lái)構成多位加法器是較好的折衷選擇。以下為由兩個(gè)4位二進(jìn)制并行加法器級聯(lián)構成8位二進(jìn)制加法器的 VHDL程序:

  LIBRARY IEEE;

  USE IEEE.STD_LOGIC_1164.ALL;

  USE IEEE.STD_LOGIC_UNSIGNED.ALL;

  ENTITY ADDER8B IS

  PORT (CIN:IN STD_LOGIC;

  A :IN STD_LOGIC_VECTOR(7 DOWNTO 0);

  B :IN STD_LOGIC_VECTOR(7 DOWNTO 0);

  S :OUT STD_LOGIC_VECTOR(7 DOWNTO 0);

  OUT :OUT STD_LOGIC);

  END ADDER8B;

  ARCHITECTURE struc OF ADDER8B IS

  COMPONENT ADDER4B

  PORT (CIN4: IN STD_LOGIC;

  A4 : IN STD_LOGIC_VECTOR(3 DOWNTO 0);

  B4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);

  S4 : OUT ST_D_LOGIC_VECTOR(3 DOWN-TO 0);

  COUT4 : OUT STD_LOGIC);

  END COMPONENT;

  SIGNAL CARRY_OUT : STD_LOGIC;

  BEGIN

  U1:ADDER4B

  PORT MAP(CIN4=>CIN,A4=>A(3 DOWNTO 0),B4=>B(3 DOWNTO 0),S4=>S(3 DOWNTO 0),COUT4=>CARRY_OUT);

  U2 :ADDER4B

  PORT MAP(CIN4=>CARRY_OUT,A4=>A(7 DOWNTO 4),B4=>B(7 DOWNTO 4),S4=>S(7 DOWNTO 4),COUT4=>COUT);

  END struc;


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>