LVDS接口電路及設計
LVDS接口又稱(chēng)RS-644總線(xiàn)接口,是20世紀90年代才出現的一種數據傳輸和接口技術(shù)。LVDS即低電壓差分信號,這種技術(shù)的核心是采用極低的電壓擺幅高速差動(dòng)傳輸數據,可以實(shí)現點(diǎn)對點(diǎn)或一點(diǎn)對多點(diǎn)的連接,具有低功耗、低誤碼率、低串擾和低輻射等特點(diǎn),其傳輸介質(zhì)可以是銅質(zhì)的PCB連線(xiàn),也可以是平衡電纜。LVDS在對信號完整性、低抖動(dòng)及共模特性要求較高的系統中得到了越來(lái)越廣泛的應用。目前,流行的LVDS技術(shù)規范有兩個(gè)標準:一個(gè)是TIA/EIA(電訊工業(yè)聯(lián)盟/電子工業(yè)聯(lián)盟)的ANSI/TIA/EIA-644標準,另一個(gè)是IEEE1596.3標準。
本文引用地址:http://dyxdggzs.com/article/156213.htm1995年11月,以美國國家半導體公司為主推出了ANSI/TIA/EIA-644標準。1996年3月,IEEE公布了IEEE1596.3標準。這兩個(gè)標準注重于對LVDS接口的電特性、互連與線(xiàn)路端接等方面的規范,對于生產(chǎn)工藝、傳輸介質(zhì)和供電電壓等則沒(méi)有明確。LVDS可采用CMOS、GaAs或其他技術(shù)實(shí)現,其供電電壓可以從+5V到+3.3V,甚至更低;其傳輸介質(zhì)可以是PCB連線(xiàn),也可以是特制的電纜。標準推薦的最高數據傳輸速率是655Mbps,而理論上,在一個(gè)無(wú)衰耗的傳輸線(xiàn)上,LVDS的最高傳輸速率可達1.923Gbps。
LVDS接口的原理及電特性
一個(gè)簡(jiǎn)單的LVDS傳輸系統由一個(gè)驅動(dòng)器和一個(gè)接收器通過(guò)一段差分阻抗為100Ω的導體連接而成,如圖1所示。驅動(dòng)器的電流源(通常為3.5mA)來(lái)驅動(dòng)差分線(xiàn)對,由于接收器的直流輸入阻抗很高,驅動(dòng)器電流大部分直接流過(guò)100Ω的終端電阻,從而在接收器輸入端產(chǎn)生的信號幅度大約350mV。通過(guò)驅動(dòng)器的開(kāi)關(guān),改變直接流過(guò)電阻的電流的有無(wú),從而產(chǎn)生“1”和“0”的邏輯狀態(tài)。在有些最新生產(chǎn)的LVDS接收器中,100Ω左右的電阻直接集成在片內輸入端上了,如MAXIM公司的MAX9121/9122等。
在LVDS系統中,采用差分方式傳送數據,有著(zhù)比單端傳輸方式更強的共模噪聲抑制能力。道理很簡(jiǎn)單,因為一對差分線(xiàn)對上的電流方向是相反的,當共模方式的噪聲耦合到線(xiàn)對上時(shí),在接收器輸入端產(chǎn)生的效果是相互抵消的,因而對信號的影響很小。這樣,就可以采用很低的電壓擺幅(見(jiàn)表1)來(lái)傳送信號,從而可以大大提高數據傳輸速率和降低功耗。
表3是LVDS與其他幾種接口的性能比較。同為差分傳輸接口,LVDS與RS-422、PECL相比,在傳輸速率、功耗、接收靈敏度和成本等方面都有優(yōu)越性;與傳統的TTL/CMOS接口相比,LVDS在高速、低抖動(dòng)及對共模特性要求較高的數據傳輸系統中的應用有著(zhù)無(wú)可比擬的優(yōu)勢。LVDS的低功耗、低誤碼率、低串擾、低輻射和高速的性能,使得它在激光打印機、蜂窩移動(dòng)電話(huà)基站、網(wǎng)絡(luò )路由器、數字交叉連接和時(shí)鐘分配系統等領(lǐng)域的應用日益廣泛。
DIY機械鍵盤(pán)相關(guān)社區:機械鍵盤(pán)DIY
評論