TMS320TCI6612/14 助力小型蜂窩基站實(shí)現高性能
TMS320TCI6612/14 助力小型蜂窩基站實(shí)現高性能
本文引用地址:http://dyxdggzs.com/article/155721.htm產(chǎn)品公告
無(wú)線(xiàn)網(wǎng)絡(luò )流量正日漸以數據為主。目前高速 3G 的全面鋪開(kāi),以及速度更快的 4G 業(yè)務(wù)即將上線(xiàn),無(wú)線(xiàn)數據速率隨之水漲船高,因此,能否高效處理流經(jīng)基站的大量數據已變得至關(guān)重要。只要采用合適的硅芯片技術(shù)和設計,基站就能夠從容應對 4G 巨大的網(wǎng)絡(luò )流量需求。營(yíng)運商正轉向異構網(wǎng)絡(luò ),同時(shí)采用宏蜂窩及小型蜂窩解決方案來(lái)提供更出色的用戶(hù)體驗。多輸入多輸出 (MIMO) 天線(xiàn)陣列和高級接收器是新無(wú)線(xiàn)標準的關(guān)鍵元件,可提高網(wǎng)絡(luò )帶寬。將理想的處理元件用于小型蜂窩基站,可幫助開(kāi)發(fā)人員按客戶(hù)要求的速度提供所需的數據帶寬。
TMS320TCI6612 與 TMS320TCI6614 均是最新無(wú)線(xiàn)基站片上系統 (SoC),可實(shí)現能夠同時(shí)支持 3G 和 4G 雙運行模式的業(yè)界最高性能小型蜂窩基站解決方案。TCI6612 和 TCI6614 是當前滿(mǎn)足無(wú)線(xiàn)網(wǎng)絡(luò )營(yíng)運商對 4G 小型蜂窩基站以數據為中心性能的理想選擇。多個(gè) TMS320C66x DSP 核(其中 TCI6612 為兩個(gè),TCI6614 為四個(gè))可提供可編程性能,而新型硬件加速器則可集中精力處理比特速率,幫助基站制造商實(shí)現較常規解碼技術(shù)高出 40% 的頻譜效率。此外,每個(gè) SoC 中的完整 ARM RISC 內核還可進(jìn)行控制處理,幫助開(kāi)發(fā)人員為小型蜂窩基站設計低功耗的高性能解決方案。
TCI6612 與 TCI6614 SoC 建立在德州儀器 (TI) 可擴展 KeyStone 多核架構基礎之上,可提供一系列處理元件,其中包括無(wú)線(xiàn)電加速器、網(wǎng)絡(luò )與安全協(xié)處理器、支持定點(diǎn)與浮點(diǎn)功能的數字信號處理器 (DSP) 核以及 ARM RISC 處理器等,從而可為實(shí)現全面高性能的小型蜂窩基站提供理想的處理元件?;陉犃袛祿Y構的 Multicore Navigator 與 TI Open Navigator 編程接口相結合,可幫助設計人員便捷地添加差異化增值特性。此外,TI 還在其 SoC 中集成了數字無(wú)線(xiàn)電,不僅可顯著(zhù)降低成本,而且還可簡(jiǎn)化小型蜂窩基站的集成與設計。
TCI6612 與 TCI6614 憑借每個(gè) DSP 核的定點(diǎn)及浮點(diǎn)處理性能,可幫助基站設計人員充分發(fā)揮高速算法原型設計以及快速軟件重新設計的優(yōu)勢,從而可降低成本、縮短開(kāi)發(fā)時(shí)間。由于 C66x核具有如此強大的功能,因此只需極少量的內核就可實(shí)現比前幾代 DSP 高出 4 倍的處理功能。隨著(zhù)內核數量的減少以及性能的提高,設計人員將享受簡(jiǎn)化的編程體驗。
ARM RISC 核的集成可顯著(zhù)降低系統成本。與此同時(shí),ARM Cortex-A8核能夠幫助開(kāi)發(fā)人員設計出低功耗高性能解決方案,不僅可在以數據為中心的應用上支持更多用戶(hù),而且還可為基站開(kāi)發(fā)人員帶來(lái)前所未有的高電源效率與高集成度。Cortex-A8 與整合數據包及安全處理器相結合,無(wú)需外部網(wǎng)絡(luò )處理器。
主要特性
l 同步雙模式無(wú)線(xiàn)基站片上系統 (SoC) 可為小型蜂窩基站實(shí)現無(wú)以倫比的高性能;
l 目前市場(chǎng)最高性能的多核小型蜂窩基站片上系統 (SoC),可為同步多標準無(wú)線(xiàn)基站實(shí)現無(wú)可匹敵的高吞吐量以及最低的時(shí)延;
l 位協(xié)處理器可提升 SoC 系統性能并支持高級接收器算法,與常規解碼技術(shù)相比,可提高 40% 的頻譜效率;
l TI 最新 C66x DSP 核將定點(diǎn)與浮點(diǎn)性能高度整合在同一芯片上,首次以定點(diǎn)速度支持浮點(diǎn)性能;
l 支持完整 ARM® Cortex-A8 處理器的 KeyStone SoC 可進(jìn)行控制層處理;
l 協(xié)處理器的唯一解決方案支持各種標準,包括 WCDMA 芯片速率,無(wú)需 FPGA/ASIC;
l 網(wǎng)絡(luò )協(xié)處理器與 Multicore Navigator 相結合,可為所有無(wú)線(xiàn)基站標準實(shí)現層2及傳輸加速;
l 基于 TI 最新 KeyStone 架構,不但支持從宏蜂窩到小型蜂窩的擴展與移植,而且還可降低產(chǎn)品開(kāi)發(fā)的成本;
l Multicore Navigator 可為多核 SoC 帶來(lái)單核簡(jiǎn)易性;
l 最佳功耗/性能比結合獨特的節電休眠模式,可為基站實(shí)現最低功耗;
l 充分利用高性能 40 納米工藝技術(shù)。
TCI6614 方框圖
評論