基于FPGA的TCP/IP通信協(xié)議與Matlab通信系統的研究
O 引言
本文引用地址:http://dyxdggzs.com/article/154018.htm近年來(lái),隨著(zhù)信息技術(shù)的發(fā)展,網(wǎng)絡(luò )化日加普遍,以太網(wǎng)被廣泛應用到各個(gè)領(lǐng)域。例如在數據采集領(lǐng)域,一些小型監測設備需要增加網(wǎng)絡(luò )實(shí)現遠程數據傳輸的功能,只要那些設備上增加一個(gè)網(wǎng)絡(luò )接口并實(shí)現了TCP/IP協(xié)議,就可以方便地接入到現有的網(wǎng)絡(luò )中,完成遠程傳輸數據的相關(guān)功能,所以小型設備的網(wǎng)絡(luò )技術(shù)一直是大家關(guān)注的焦點(diǎn)。另一方面,隨著(zhù)單片FPGA的邏輯門(mén)數不斷增大,人們開(kāi)始考慮將整個(gè)嵌入式系統集成到單片FPGA來(lái)實(shí)現,于是2001年 Altera第一次提出了可編程片上系統(SOPC)概念,并且推出了第一款嵌入式處理器軟核Nios以及之后的第二代Nios II以及相應的開(kāi)發(fā)環(huán)境,此后Xilinx也推出了MicroBlaze微處理器軟核,之后,隨著(zhù)Altera的CycloneIII和StraTIx IV以及Xilinx的Spartan6和Virtex6等一系列大容量FPGA的推出,Xilinx于2009年正式提出了目標平臺設計并且推出了相應的軟件ISE 11,至此,嵌入式系統真正開(kāi)始走向了片上系統,自然,這中間也包括了以太網(wǎng)的嵌入式片上系統。
Matlab是美國MathWorks公司提供的商業(yè)數學(xué)仿真軟件,其中Simulink是Matlab中的一種可視化仿真工具,是一種基于框圖的設計環(huán)境,可以實(shí)現數據的仿真和處理,它提供了一種快速、直接明了的方式,用戶(hù)可以實(shí)時(shí)看到系統的仿真結果并且進(jìn)行相應的數據處理。基于以上事實(shí),本文提出了基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統的設計和研究,采用Xilinx公司的MicroBlaze嵌入式微處理器軟核,利用它和相應外設IP核一起完成SOPC的設計并且完成與Simulink數據的傳輸,最后動(dòng)態(tài)顯示以太網(wǎng)傳輸的數據。
1 系統硬件平臺設計
1.1 系統總體硬件的結構
在系統硬件結構中,考慮到系統復雜度和成本因素,我們選用了Xilinx公司的Spatan3A系列的XC3S700A作為主控制芯片,該芯片為Xilinx的Spartan系列的低端FPGA,采用了65nm技術(shù),在集成度和性?xún)r(jià)比上都要優(yōu)于先前Spartan系列的FPGA,系統外掛一塊 Micron公司的32M×16bits的DDR2芯片MT47H32M16作為外擴SDRAM,以及一片Numonyx公司的16Mb的SPI Flash M25P16作為數據存儲器,而10/100Mb以太網(wǎng)我們采用單片PHY芯片加X(jué)ilinx的MAC軟核來(lái)實(shí)現。該方案將物理層和MAC分開(kāi),將MAC 用IP來(lái)實(shí)現,從而整個(gè)系統更加靈活。其中單片PHY芯片有BroADCom公司的BCM5221,Intel公司的LXT971A、 LXT972A,SMSC公司的DM9000、LAN83C185等。這里我們采用SMSC公司的LAN83C185來(lái)實(shí)現物理層。
1.2 系統整體框圖
雖然Matlab中可以采用相關(guān)命令創(chuàng )建一個(gè)TCP/IP的模塊進(jìn)行數據的接收和顯示,但是與Simulink中TC/IP模塊相比較為繁鎖,因此選擇用后者動(dòng)態(tài)實(shí)時(shí)顯示從以太網(wǎng)發(fā)送過(guò)來(lái)的數據,并可進(jìn)行相應的處理。本設計主要是完成發(fā)送正弦函數數據并在Simulink的接收模塊中顯示正弦函數圖形。系統的整體的框圖如圖l所示:
2 MicroBlaze的系統硬件配置和Simulink接收塊的搭建
2.1 MicroBlaze和系統設計
Xilinx公司的MicroBlaze嵌入式軟核是業(yè)界優(yōu)秀的32位軟處理器IP核之一,它支持CroConnect總線(xiàn)標準設計集合,具有兼容性和重復利用性,最精簡(jiǎn)的核只需要400個(gè)左右的Slice,MicroBlaze軟核內部采用哈佛結構的32位指令和數據總線(xiàn),便于各個(gè)外設和它們之間的信號傳輸及相應的控制,它有下面的幾種互聯(lián)總線(xiàn):
(1)處理器本地總線(xiàn)(PLB)??梢詫⒍鄠€(gè)PLB主設備和PLB從設備連接到整個(gè)的PLB系統中。
(2)高速的本地存儲器總線(xiàn)(LMB)。用來(lái)取RAM塊的同步總線(xiàn)。
(3)XCL總線(xiàn)。是一個(gè)高性能的外部?jì)却嬖L(fǎng)問(wèn)總線(xiàn)。
(4)FSL總線(xiàn)。用于點(diǎn)對點(diǎn)的單向通信總線(xiàn)。使整個(gè)系統的軟硬件設計,包括系統硬件平臺的搭建,驅動(dòng)程序的配置,Xilkernel操作系統內的核參數配置,軟件庫的設置,文件系統的生成及外設控制芯片接口配置都可以在EDK(Embedded Development Kit)內完成。EDK的整體開(kāi)發(fā)流程如圖2所示。
tcp/ip相關(guān)文章:tcp/ip是什么
評論