<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Cadence推出用于PCIe 3.0的SpeedBridge Adapter

Cadence推出用于PCIe 3.0的SpeedBridge Adapter

—— Cadence推出用于PCIe 3.0的SpeedBridge? Adapter
作者: 時(shí)間:2013-07-31 來(lái)源:電子產(chǎn)品世界 收藏

  全球電子設計創(chuàng )新領(lǐng)先企業(yè)設計系統公司(NASDAQ:CDNS)日前宣布推出全新用于 3.0的SpeedBridge Adapter。它為設計師們提供了一個(gè)重要的工具,來(lái)驗證和確認他們的PCI Express () 設計。這一全新適配器在搭配 Palladium Verification Computing Platform一起使用時(shí),能很容易建立并快速調試基于的設計;它向后兼容基于PCIe 2.0、1.1和1.0a的設計。用于PCIe 3.0的SpeedBridge Adapter通過(guò)在運行生產(chǎn)級軟件驅動(dòng)程序和操作系統的硅片前環(huán)境中提供與真實(shí)世界流量的高速交互,縮短了上市時(shí)間并降低了系統風(fēng)險。

本文引用地址:http://dyxdggzs.com/article/153179.htm

  SpeedBridge Adapter設計用于硅片前RTL、及基于PCIe的ASIC和系統級芯片(s)的集成,并允許在真實(shí)世界工作條件下進(jìn)行系統仿真。該適配器通過(guò)實(shí)際ASIC或軟件與硬件、驅動(dòng)程序和應用程序開(kāi)發(fā)對經(jīng)過(guò)仿真的PCIe 3.0設計進(jìn)行驗證,并可搭配現有軟件及軟件測試程序或分析程序一起運行。

  “設計師們面臨挑戰,需要越來(lái)越多地在控制日益增強的設計復雜性和日益縮短的上市時(shí)間窗口之間取得平衡,”公司負責系統和軟件實(shí)現集團硬件系統驗證的公司副總裁Christopher Tice表示。“PCIe 3.0的復雜程度更高,例如更高的數據傳輸速率(8GT/S)、向后兼容性要求、和不同的均衡標準等。為防止代價(jià)高昂的重新設計和上市延誤,設計師們必須在復雜的真實(shí)世界條件下、通過(guò)高保真全速接口執行完整的系統驗證。”



關(guān)鍵詞: Cadence PCIe SoC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>