嵌入式系統中DRAM控制器的CPLD解決方案
存儲器是嵌入式計算機系統的重要組成部分之一。通常采用靜態(tài)存儲器,但是在系統需要大容量存儲器的情況下,這種方式將使成本猛增。如果采用DRAM存儲器,則可以大幅度降低系統設計成本;但DRAM有復雜的時(shí)序要求,給系統設計帶來(lái)了很大的困難。
本文引用地址:http://dyxdggzs.com/article/152121.htm為了方便地使用DRAM,降低系統成本,本文提出一種新穎的解決方案:利用80C186XL的時(shí)序特征,采用CPLD技術(shù),并使用VHDL語(yǔ)言設計實(shí)現DRAM控制器。
一、80C186XL RCU單元的資源
80C186XL的BIU單元提供20位地址總線(xiàn),RCU單元也為刷新周期提供20位地址總線(xiàn)。80C186XL能夠產(chǎn)生刷新功能,并將刷新?tīng)顟B(tài)編碼到控制信號中。
圖1是RCU單元的方框圖。它由1個(gè)9位遞減定時(shí)計數器、1個(gè)9位地址計數器、3個(gè)控制寄存器和接口邏輯組成。當RCU使能時(shí),遞減定時(shí)計數器每一個(gè)CLKOUT周期減少1次,定時(shí)計數器的值減為1時(shí),則產(chǎn)生刷新總線(xiàn)請求,遞減定時(shí)計數器重載,操作繼續。刷新總線(xiàn)周期具有高優(yōu)先級,旦80C186XL總線(xiàn)有空,就執行刷新操作。
設計者可將刷新總線(xiàn)周期看成是“偽讀”周期。刷新周期像普通讀周期一樣出現在80C186XL總線(xiàn)上,只是沒(méi)有數據傳輸。從引腳BHE/RFSH和A0的狀態(tài)可以判別刷新周期,如表1所列。刷新總線(xiàn)周期的時(shí)序要求如圖2所示。
表1 刷新周期的引腳狀態(tài)
linux操作系統文章專(zhuān)題:linux操作系統詳解(linux不再難懂)
評論