<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 可編程ASIC器件主從式結構開(kāi)發(fā)系統的設計

可編程ASIC器件主從式結構開(kāi)發(fā)系統的設計

作者: 時(shí)間:2010-12-10 來(lái)源:網(wǎng)絡(luò ) 收藏

1 引言

本文引用地址:http://dyxdggzs.com/article/151253.htm

當前在EDA領(lǐng)域,只要具備臺式或筆記本電腦并裝有工具軟件,就可以方便地對(CPLD/FPGA)進(jìn)行,在(ISP)為我們提供了這種便利條件。ISP方式雖然可以用一根下載電纜代替了編程器,但兼有提供下載和演示環(huán)境兩大功能的對于用戶(hù)來(lái)說(shuō)仍是必須的。本文提出的式下載可以適配多種目標芯片,具有較寬的開(kāi)發(fā)應用范圍,經(jīng)過(guò)幾年的教學(xué)、科研實(shí)踐,使用效果良好。


2 系統及工作原理

開(kāi)發(fā)的前期工作主要依靠對某種EDA工具軟件使用。對于其工具軟件和硬件編程語(yǔ)言,必須通過(guò)實(shí)踐鍛煉方能熟練使用和達到掌握技巧的程度。對應用系統和目標芯片進(jìn)行開(kāi)發(fā),先要使用EDA工具軟件所提供的文本和圖形輸入方式進(jìn)行描述和綜合,并要通過(guò)仿真驗證。而后的工作就是將完成并通過(guò)仿真的熔絲圖文件對目標芯片下載,并在系統板提供的開(kāi)發(fā)環(huán)境中直接進(jìn)行功能演示。因而下載開(kāi)發(fā)系統的基本必須具備輸入和輸出功能。設計數字電路或系統往往需要多種頻率資源,故系統板要提供時(shí)鐘配置和頻率選擇功能。而要完成開(kāi)發(fā)系統的復雜工作和模式選擇,系統控制功能也是必須的?;谝陨纤悸吩O計開(kāi)發(fā)的系統電路框圖如圖1所示。

2.1
本機最大的特點(diǎn)是系統采用式開(kāi)發(fā)結構,將目標芯片安裝在一個(gè)小型轉接板上,再將轉接子板插到系統母板上配合工作。主系統母板是固定的,對不同的芯片只需換用不同的轉接子板,避免了以往開(kāi)發(fā)系統只能對單一型號芯片進(jìn)行開(kāi)發(fā)應用的弊端,大大拓寬了目標芯片的可選性和開(kāi)發(fā)系統的應用范圍。目前設計的開(kāi)發(fā)系統適用于6000門(mén)規模的芯片開(kāi)發(fā),以及LATTICE、XILINX、ALTERA等多家公司的不同芯片。主從式開(kāi)發(fā)結構保證了系統的通用性和易于升級,只要稍加改進(jìn)就可形成從2000門(mén)到100000門(mén)以上邏輯資源、從5V 到3.3V、2.5V、1.8V兼容工作電壓的系列產(chǎn)品。

2.2 輸出部分
輸出部分主要采用數碼管顯示并有發(fā)光二極管顯示以及揚聲器發(fā)聲裝置??紤]到數碼管占用較多的用戶(hù)資源,我們采用一種動(dòng)態(tài)掃描方式,在輸出數碼管顯示數據時(shí)同時(shí)輸出與該數據相對應的數碼管地址,經(jīng)地址譯碼器形成數碼管選通信號。具體實(shí)現時(shí)用一片Isp LSI1016可編程配置數據選擇器和譯碼器,地址譯碼功能通過(guò)89C51單片機控制實(shí)現。這種方案大大節省了輸出口資源和譯碼驅動(dòng)器件,提高系統可靠性同時(shí)減少印板空間。

設計系統具有三種顯示模式:準靜態(tài)顯示、十六進(jìn)制碼輸入動(dòng)態(tài)顯示和段碼輸入動(dòng)態(tài)顯示,用戶(hù)通過(guò)撥碼開(kāi)關(guān)或跳線(xiàn)進(jìn)行模式選擇。

2.3 輸入部分
采用8鍵KEY 0~ KEY 7,鍵盤(pán)信號經(jīng)89C51單片機處理后通過(guò)三態(tài)緩沖門(mén)送至用戶(hù)芯片,根據不同工作要求,鍵盤(pán)設計有四種輸入模式:琴鍵模式、乒乓模式、脈沖模式和二進(jìn)制計數模式。除此之外第八鍵還可為特殊功能做單步時(shí)鐘輸入模式。

2.4 時(shí)鐘資源及分頻
使用ISPLSI1016同時(shí)配置時(shí)鐘產(chǎn)生單元,系統由晶振產(chǎn)生32768 Hz時(shí)鐘,經(jīng)1016內部分頻可以輸出十種頻率,這十種頻率與另外單獨產(chǎn)生的12 MHz信號組合使用(分為四組),可基本滿(mǎn)足設計需要。對1016的ABEL-HDL語(yǔ)言描述(包括配置信號源部分的計數、分頻和顯示部分的譯碼器、數據選擇器)如下:

MODULEDIVCLK

TITLE ‘THIS IS THE HEX BITS COUNTER OF BIN BCD CODE TO 7 SEGMENT CODE CODER’

CK PIN 11; “Y0時(shí)鐘輸入”

EN PIN 15; “段碼輸入使能”

Q0,Q2,Q4,Q8,Q9,Q10,Q11,Q12,Q13,Q14,Q15 PIN 43,42,41,40,39,38,37,32,27,26,10

ISTYPE ‘COM’; “分頻器輸出”

NQ0,NQ2,NQ4,NQ8,NQ9,NQ10,NQ11,NQ12,NQ13, NQ14,NQ15 NODE ISTYPE ‘REG_D’;

C0,C1,C2,C3,C4,C5,C6 PIN 8,7,6,5,4,3,44 ISTYPE ‘COM’; “最終結果輸出”

A,B,C,D PIN 19,18,17,16; “十六進(jìn)制碼輸入”

IN0,IN1,IN3,IN4,IN5,IN6 PIN 20,21,22,31,30,29,28;

“段碼輸入”

CLKIN NODE ISTYPE’COM’;

Q1,Q3,Q5,Q6,Q7 NODE ISTYPE’COM’;

NQ1,NQ3,NQ5,NQ6,NQ7 NODE ISTYPE ‘REG_D’;

QA,QB,QC,QD,QE,QF,QG NODE ISTYPE ‘COM’;

BOUNT=〔Q15..Q0〕; “分頻器輸出”

COUNT=〔NQ15..NQ0〕;

INPUT1=〔QA,QB,QC,QD,QE,QF,QG〕;

“譯碼結果輸出”

INPUT0=〔IN0..IN6〕; “段碼輸入”

OUTPUT0=〔C0..C6〕; “最終結果輸出”

分頻器相關(guān)文章:分頻器原理

上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>