<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于多處理器的可識別方位引信信號處理系統

基于多處理器的可識別方位引信信號處理系統

作者: 時(shí)間:2013-04-24 來(lái)源:網(wǎng)絡(luò ) 收藏


2 系統設計
2.1 功能要求
設計中定向探測器是一個(gè)功能復雜的器,采用數字頻域處理方式實(shí)現,包括A/D轉換電路及處理模塊,實(shí)現對多普勒信號的采樣、量化,數字信號的FFT、CFAR處理,完成對目標的檢測、啟動(dòng)判斷、干擾判別。其功能包括:(1)對4路多普勒信號進(jìn)行數字化。(2)依據4路多普勒信號,實(shí)現時(shí)頻轉換及相關(guān)頻域處理。(3)在符合目標檢測判據時(shí)給出目標存在信號。(4)將多普勒信號的頻域峰值作為目標能量信息,對4路目標能量信息進(jìn)行比較,實(shí)現周向8個(gè)象限的。
2.2 數宇信號處統工作原理
目標或環(huán)境回波經(jīng)過(guò)接收前端,根據分時(shí)掃描原理得到4路多普勒回波,4路信號同時(shí)輸入信號處理電路。4路多普勒信號首先經(jīng)過(guò)A/D采樣,形成回波時(shí)域數據,然后進(jìn)行FFT頻域分析和坐標系轉換,線(xiàn)性逼近近似算法的求模運算、多協(xié)同工作下的數據傳輸緩存,最終輸入DSP芯片中進(jìn)行目標檢測和,得如果滿(mǎn)足一定的信噪比則給出目標存在信號,在目標存在的前提下繼續進(jìn)行目標,輸出目標方位信息。設計信號處統采用了FPGA+DSP架梅,由FPGA完成4路FFT運算,由DSP完成目標檢測、脫靶方位識別,由2片FPGA芯片和單片DSP芯片梅成了一個(gè)多協(xié)同工作的數字信號處理機。圖4給出了本設計中引信信號處理單元的流程框圖。

本文引用地址:http://dyxdggzs.com/article/148047.htm

b.JPG


2.3 FPGA單元設計
引信信號處統中兩片FPGA芯片,主要實(shí)現4路多普勒信號的時(shí)頻域轉換以及頻域信息的預處理,要求4路并行處理。FPGA芯片選用兩片Altera公司的EP1K100QI208—2,分別記為FPGA1和FPGA2,單片FPGA進(jìn)行兩路FFT運算、求模運算以及計算結果的緩存。模塊化思想能夠大幅優(yōu)化數字信號處理系統設計,增強代碼的可讀性和維修性,設計中廣泛采用了模塊化設計思想,對信號處理中的各項功能合理劃分。單片FPGA內部主要包含FIFO緩存模塊、FFT時(shí)頻轉換模塊、求模運算模塊、DSP數據緩存模塊。圖5為單片FPGA內部系統框圖。

d.JPG



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>