<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 市場(chǎng)分析 > Altera公開(kāi)下一代20nm產(chǎn)品創(chuàng )新技術(shù)細節

Altera公開(kāi)下一代20nm產(chǎn)品創(chuàng )新技術(shù)細節

作者: 時(shí)間:2012-10-30 來(lái)源:電子產(chǎn)品世界 收藏

  不久前,公司公開(kāi)了在其下一代產(chǎn)品中規劃的幾項關(guān)鍵創(chuàng )新技術(shù),通過(guò)在20 nm的體系結構、軟件和工藝的創(chuàng )新,支持更強大的混合系統架構的開(kāi)發(fā)。日前,公司資深副總裁首席技術(shù)官Misha Burich博士專(zhuān)程來(lái)到北京,詳細介紹了創(chuàng )新技術(shù)的細節。

本文引用地址:http://dyxdggzs.com/article/138291.htm

  據Misha Burich博士介紹,混合系統架構包括40-Gbps收發(fā)器技術(shù)、下一代精度可調數字信號處理(DSP)模塊體系結構以提供高達5 TFLOP(每秒5萬(wàn)億次浮點(diǎn)運算)的IEEE 754標準浮點(diǎn)運算性能、異質(zhì)混合3D IC技術(shù)即通過(guò)創(chuàng )新的高速互聯(lián)接口來(lái)集成和用戶(hù)可定制HardCopy ASIC,或者集成包括存儲器、第三方ASIC、光接口等在內的各種技術(shù)。

  混合系統架構在功耗管理方面繼續創(chuàng )新,包括自適應電壓調整、可編程功耗技術(shù)、以及工藝技術(shù)優(yōu)化等,使得Altera器件功耗比前一代降低了60%。異質(zhì)混合20nm系統的開(kāi)發(fā)通過(guò)全功能高級設計環(huán)境得以實(shí)現,這一設計環(huán)境包括系統集成工具(Qsys)、基于C的設計工具(OpenCL™)以及DSP開(kāi)發(fā)軟件(DSP Builder)。Altera持續關(guān)注通過(guò)增強其開(kāi)發(fā)工具以在20nm實(shí)現業(yè)界最快的編譯時(shí)間,來(lái)提高設計人員的效能。

  值得注意的是,Altera是業(yè)界唯一能夠在一個(gè)器件中集成和ASIC的公司。Altera下一代器件采用TSMC的20nm工藝技術(shù)和業(yè)界最高的系統集成度,并包括硬核ARM處理器子系統。20nm 片上系統(SoC) 為客戶(hù)提供了從28-nm到20nm的軟件移植途徑,同時(shí)將處理器子系統的性能提高了50%。



關(guān)鍵詞: Altera 20nm FPGA 201210

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>