<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Synopsys新版Synplify FPGA綜合軟件提高基于FPGA原型驗證的效能

Synopsys新版Synplify FPGA綜合軟件提高基于FPGA原型驗證的效能

作者: 時(shí)間:2012-04-17 來(lái)源:電子產(chǎn)品世界 收藏

        全球領(lǐng)先的電子器件和系統設計、驗證和制造軟件及知識產(chǎn)權(IP)供應商公司日前宣布:推出其最新版的 Pro® 和® Premier 現場(chǎng)可編程門(mén)陣列()綜合工具。 2012.03產(chǎn)品包括改進(jìn)的綜合算法,它將運行時(shí)間提速最高達30%。此外,Synplify Premier軟件通過(guò)一種新的容錯并繼續功能而得到增強,以滿(mǎn)足設計師對快速周轉時(shí)間的需求;該軟件能使設計師在最后的硬件描述語(yǔ)言(HDL)編譯環(huán)節生成一份報告,并修正所有源自丟失或不正確設計定義的錯誤,而不是逐一修改每個(gè)錯誤并重新運行編譯步驟;這種功能力對那些可能對HDL代碼不熟悉的SoC原型設計師至關(guān)重要。此外,通過(guò)采用一個(gè)先進(jìn)的功能組合,新的Synplify Premier軟件版本進(jìn)一步推進(jìn)在一個(gè)設計中自動(dòng)化建立高可靠性和故障容忍流程,這些先進(jìn)功能包括可選擇性的三重模組化冗余(TMR)、故障容忍和錯誤修正碼(ECC)存儲器和用于檢測和修正軟錯誤的Hamming-3編碼。
 
       “我們的客戶(hù)一直面對更短的產(chǎn)品上市時(shí)間,更快地完成他們的設計成為了這項挑戰的根本解決之道,”Altera公司軟件、DSP和IP市場(chǎng)總監Alex Grbic說(shuō)道。“Synplify產(chǎn)品所帶來(lái)的運行時(shí)間改善,與我們Quartus II軟件在編譯時(shí)間上的優(yōu)勢相結合,為我們的共同客戶(hù)創(chuàng )造了生產(chǎn)效率方面的優(yōu)勢,幫助他們在為我們最新的28納米FPGA進(jìn)行設計時(shí)能夠減少整體實(shí)施時(shí)間。”

本文引用地址:http://dyxdggzs.com/article/131439.htm

      “那些面向安全性要求極高應用的設計,如應用到國防、宇航、醫療、工業(yè)控制和汽車(chē)市場(chǎng)中的設計,要求最高級別的質(zhì)量和可靠性,” Xilinx設計方法學(xué)市場(chǎng)營(yíng)銷(xiāo)高級總監Tom Feist說(shuō)道。“這種新的2012.03 Synplify Premier產(chǎn)品能找出Xilinx錯誤修正內存并自動(dòng)地連接到設計。這對不能容忍錯誤的那些高可靠性應用尤其有用。”

        新的Synplify 2012.03軟件版本為FPGA設計師提供了顯著(zhù)縮短的設計周期。這種容錯并繼續的功能滿(mǎn)足了基于FPGA原型的快速周轉時(shí)間需求,這是通過(guò)消除了在HDL編譯中一旦發(fā)現錯誤就要立即處理錯誤這一需求而實(shí)現。這對那些可能不熟悉源HDL代碼的FPGA原型設計人員尤其有用。一個(gè)錯誤被發(fā)現之后,該工具繼續編譯而不是為每個(gè)錯誤而停止,它將建立一份包括碰到的所有錯誤的報告,這樣他們就能被一起處理而不需要在每一次修訂間重復編譯。為進(jìn)一步簡(jiǎn)化ASIC原型生成器的流程,Synplify綜合工具有一個(gè)數據通道鎖定轉換功能,能自動(dòng)將一個(gè)ASIC設計轉換為一個(gè)FPGA實(shí)現,使設計者僅用一套源文件就實(shí)現基于FPGA的原型成為可能。Synopsys的Certify®多FPGA原型環(huán)境的用戶(hù)也從新的Synplify軟件流暢的錯誤處理和轉換功能中獲益,該軟件可幫助加速驗證過(guò)程并減少開(kāi)發(fā)時(shí)間。

        Synplify Premier軟件的最新版本通過(guò)為設計師提供了應對輻射效應的能力而增強了它對高可靠性的支持,這種輻射效應如因為包括本地的或者選擇性的TMR實(shí)施在內的多錯誤緩解技術(shù)引起的單個(gè)事件混亂(SEU)。此外,Synplify Premier軟件能推斷錯誤修正存儲器和自動(dòng)建立適當的連接,以利用FPGA供應商提供的ECC存儲器。這個(gè)最新版本還支持故障容忍有限狀態(tài)機器(FSM)實(shí)現,通過(guò)使用Hamming-3編碼來(lái)自動(dòng)檢測并修正可能發(fā)生在一臺FSM寄存器中的單比特錯誤。

      “一項新設計的快速提升對設計團隊設法抓住轉瞬即逝的市場(chǎng)機遇是至關(guān)重要的。的綜合技術(shù)能減少設計迭代次數的數量并更快地提供診斷信息,” 新思科技解決方案部門(mén)高級總監Ed Bard說(shuō)道。“通過(guò)將能夠加快運行時(shí)間的改進(jìn)后算法、新的容錯并繼續功能和分層結構化設計技術(shù)結合在一起,基于FPGA的原型生成器和FPGA設計師等都能夠顯著(zhù)減少成功地實(shí)現其設計所需的時(shí)間,同時(shí)不斷地達到他們所期望的高質(zhì)量結果。”

供貨
         現已可提供Synplify Pro 和Synplify Premier綜合軟件的2012.03 版本。目前擁有支持服務(wù)協(xié)議的客戶(hù)可以使用他們的SolvNet®帳戶(hù)從新思科技下載這個(gè)新版本。Windows 和 Linux的32位和64位平臺都支持Synplify FPGA綜合產(chǎn)品。



關(guān)鍵詞: 新思科技 Synplify FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>