<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 賽靈思專(zhuān)題 > FAQ-賽靈思28nm FPGA常見(jiàn)問(wèn)題解答

FAQ-賽靈思28nm FPGA常見(jiàn)問(wèn)題解答

—— 常見(jiàn)問(wèn)題解答
作者: 時(shí)間:2011-12-28 來(lái)源:電子產(chǎn)品世界 收藏

  11、產(chǎn)品自2010年6月面世以來(lái),是否做過(guò)改動(dòng)?

本文引用地址:http://dyxdggzs.com/article/127532.htm

  是的。Kintex-7系列現在包含運行速度高達12.5 Gbps的GTX串行收發(fā)器,XC7K160T器件包含改進(jìn)的BlockRAM和DSP片,以支持關(guān)鍵無(wú)線(xiàn)應用。XC7K355T、XC7K420T和XC7K480T三個(gè)新器件,包含高達32個(gè)運行速度為12.5 Gbps、相當于800個(gè)最大收發(fā)器性能(全雙工)的 GTX收發(fā)器,高達480,000的擴大邏輯密度,以及性能為2,450GMACS DSP的1,920 DSP片(對稱(chēng)FIR),滿(mǎn)足無(wú)線(xiàn)通信和高量細分市場(chǎng)的新機會(huì )。

  Virtex-7 產(chǎn)品新增了帶有1.126M邏輯單元的XC7V1140T器件、84Mb Block RAM、運行速度為638MHz的5,280 DSP片,以及能夠以13.1 Gbps運行的96個(gè)GTH收發(fā)器。這種前所未有的功能組合為我們的“前衛”通信客戶(hù)提供了6,737 GMACS最大DSP性能(對稱(chēng)FIR))和2,784 Gbps最大收發(fā)器帶寬(全雙工)。

  Artix-7系列的密度范圍從8K增加到350K邏輯芯片,I/O數量增加到600個(gè),GTP收發(fā)器速度也從3.75 Gbps提高到6.6 Gbps。DPS片提高到1040(運行速度543MHz),為1,129 GMAC(對稱(chēng)FIR)帶來(lái)了最大DSP性能;6.6 Gbps收發(fā)器的數量提高至16個(gè),這將收發(fā)器最大帶寬提高至211Gbps(全雙工)。

  12、是否已經(jīng)有相關(guān)軟件支持7系列產(chǎn)品?

  是的。3月1日發(fā)布了ISE13,開(kāi)始對7系列提供全面支持。

  13、 新的28nm器件什么時(shí)候開(kāi)始發(fā)貨?

  初始樣片已于2011年3月18日開(kāi)始發(fā)貨,率先發(fā)貨的是Kintex-7 K325T。Virtex-7 485T 和200萬(wàn)邏輯芯片2000T將分別于2011年8月和11月開(kāi)始推出樣片。Artix-7 初始樣片將于2012年第一季度出貨??蛻?hù)可以現在就啟動(dòng)設計,充分利用ISE 13位7系列產(chǎn)品所提供的價(jià)格、性能和低功耗優(yōu)勢。

  14、為什么首先出貨的是Kintex-7系列,而不是Artix-7或Virtex-7器件?

  鑒于7系列的統一架構,Kintex-7系列可為設計者提供向下遷移到Artix-7系列或向上遷移到Virtex-7系列的硬件設計平臺。此外,由于其芯片尺寸相對于Virtex-7系列較小,從產(chǎn)量角度來(lái)看,首先發(fā)布Kintex-7系列是合理的。

  15、EasyPath計劃是否將適用于7系列?

  是的。EasyPath™將適用于Virtex-7 FPGA的生產(chǎn)發(fā)布,保證成本降低35%,并且無(wú)需增量轉換或工程投資。

  16、新的FPGA與競爭對手的28nmFPGA產(chǎn)品相比如何?

  提供最完整的可編程產(chǎn)品系列,并具有業(yè)界最低的能耗、可用性更高的性能以及最大的容量。選擇專(zhuān)為低靜態(tài)功耗而優(yōu)化的高k金屬柵極(HKMG)、高性能、低功耗工藝意味著(zhù)賽靈思28nm器件與在其它可選的28nm高性能制程基礎之上開(kāi)發(fā)的FPGA相比,少消耗50%的靜態(tài)功耗以及30%的整體功耗。7系列FPGA也是唯一基于統一架構的FPGA。競爭對手的FPGA無(wú)法與賽靈思統一架構28nm系列所提供的低功耗、性?xún)r(jià)比和可擴展性?xún)?yōu)勢相媲美。

  17、7 系列 FPGA 產(chǎn)品如何支持賽靈思的目標設計平臺戰略?

  28nm FPGA 系列為新一代賽靈思目標設計平臺提供了芯片基礎,可進(jìn)一步加速創(chuàng )新,降低系統開(kāi)發(fā)成本,從而滿(mǎn)足對更低功耗、更高帶寬以及更高性能的巨大需求。賽靈思目標設計平臺將 FPGA 器件技術(shù)與可提高效率和生產(chǎn)率的增強型設計環(huán)境相結合,而且結合了開(kāi)放式標準 AMBA4/AXI4 互連技術(shù),提供支持即插即用設計的IP,以及可擴展開(kāi)發(fā)套件和電路板,能立即開(kāi)展實(shí)施。此外,還提供了針對具體市場(chǎng)的不斷演進(jìn)的目標參考設計套件。

  18、賽靈思是否將繼續開(kāi)發(fā)Spartan-6和Virtex-6 FPGA系列?

  賽靈思將繼續制造并支持生產(chǎn)中的Spartan-6和Virtex-6 FPGA產(chǎn)品。

  19、設計能否從前代產(chǎn)品移植到新的FPGA系列中?

  是的,統一架構不僅能夠使設計在A(yíng)rtix-7、Kintex-7和Virtex-7之間移植,還能極大簡(jiǎn)化現有設計從前代Virtex-6和Spartan-6 FPGA中移植。由于統一28nm架構中的FPGA是從Virtex-6系列中派生出來(lái)的,因此設計者也可在Virtex-6和Spartan-6 FPGA中開(kāi)始進(jìn)行新設計,并放心地將這些設計移植到28nmFPGA中。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 賽靈思 FPGA Zynq-7000

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>