賽靈思宣布采用 28 納米工藝加速平臺開(kāi)發(fā)
全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司 (Xilinx Inc.) 今天宣布, 為推進(jìn)可編程勢在必行之必然趨勢, 正對系統工程師在全球發(fā)布賽靈思新一代可編程FPGA平臺。和前代產(chǎn)品相比, 全新的平臺功耗降低一半,而性能提高兩倍。通過(guò)選擇一個(gè)高性能低功耗的工藝技術(shù),一個(gè)覆蓋所有產(chǎn)品系列的、統一的、可擴展的架構,以及創(chuàng )新的工具,賽靈思將最大限度地發(fā)揮 28 納米技術(shù)的價(jià)值, 為客戶(hù)提供具備 ASIC 級功能的 FPGA,以滿(mǎn)足其成本和功耗預算的需求。同時(shí)還能通過(guò)簡(jiǎn)單的設計移植和 IP 再利用,大幅提升設計人員的生產(chǎn)力。
本文引用地址:http://dyxdggzs.com/article/106196.htm目前,過(guò)高的 ASIC 設計和制造成本、快速演化的相關(guān)標準、縮減物料清單以及對軟硬件可編程性的需求,與當前經(jīng)濟不景氣且員工數量減少的狀況相互交織,令當前的現實(shí)環(huán)境雪上加霜,迫使電子產(chǎn)品設計人員必須逐步把 FPGA 用作 ASIC 和 ASSP 的替代方案。賽靈思將上述各種趨勢的互相交織,視為可編程技術(shù)勢在必行的重要驅動(dòng)因素。
同時(shí),功耗管理及其對系統成本和性能的影響也是當前電子系統設計人員和制造商所首要關(guān)注的問(wèn)題。隨著(zhù)競爭日益激烈,盡力降低功耗、加強對熱耗散的有效管理、并同時(shí)在由價(jià)格和性能驅動(dòng)的功能方面保持領(lǐng)先等更加不可或缺。
賽靈思可編程平臺開(kāi)發(fā)全球高級副總裁 Victor Peng 指出:“在 28 納米這個(gè)節點(diǎn)上,靜態(tài)功耗是器件總功耗的重要組成部分,有時(shí)甚至是決定性的因素。由于提高可用系統性能和功能的關(guān)鍵在于控制功耗,因此為了實(shí)現最高功效,首先必須選用適合的工藝技術(shù)。我們選擇了臺灣半導體制造有限公司 (TSMC)和三星(Samsung)的高介電層/金屬閘 (high-k metal gate)高性能低功耗工藝技術(shù),以使新一代 FPGA 能最大限度地降低靜態(tài)功耗,確保發(fā)揮28 納米技術(shù)所帶來(lái)的最佳性能和功能優(yōu)勢。”
與標準的高性能工藝技術(shù)相比,高性能低功耗工藝技術(shù)使得 FPGA 的靜態(tài)功耗降低了 50%,較低的靜態(tài)功耗可讓賽靈思向客戶(hù)交付業(yè)界功耗最低的 FPGA,且比前代器件的總功耗減少 50%。同時(shí),新一代開(kāi)發(fā)工具通過(guò)創(chuàng )新時(shí)鐘管理技術(shù)可將動(dòng)態(tài)功耗降低 20%,而對賽靈思業(yè)界領(lǐng)先的部分重配置技術(shù)的增強,將幫助設計人員進(jìn)一步降低33%的系統成本。
為解決互聯(lián)層面上的系統性能瓶頸問(wèn)題,賽靈思將提供業(yè)界最高性能的接口,充分滿(mǎn)足客戶(hù)對高帶寬芯片間、板間和設備間互聯(lián)的需求。由于客戶(hù)日益將 FPGA 用作其系統的主要(乃至核心)器件,因而互聯(lián)接口就變得尤為重要,同時(shí)其也決定著(zhù)在 ASIC 和 ASSP 方案不適用時(shí),新一代FPGA 將如何幫助客戶(hù)構建系統。
保障 IP 和設計投資
工具的改善再加之統一的 ASMBL 架構可提高效率,進(jìn)而減少對設計方案的修改需求,調節高性能和低成本器件之間的轉換,并在 Spartan-6 和 Virtex-6 FPGA 客戶(hù)今后開(kāi)發(fā)新一代產(chǎn)品時(shí)簡(jiǎn)化其設計方案的移植。
統一的架構可使賽靈思得以實(shí)現其“可插接 IP”的愿景,從而幫助客戶(hù)保障其 IP 投資,并更方便地推出滿(mǎn)足多種終端市場(chǎng)需求的產(chǎn)品系列??刹褰?IP 和架構統一還能通過(guò)降低 IP 開(kāi)發(fā)成本創(chuàng )建規模更大、響應性更強的業(yè)界集群,最終支持賽靈思通過(guò)目標設計平臺加速創(chuàng )新和降低開(kāi)發(fā)成本的戰略。
為支持 IP 模塊的互聯(lián)和嵌入式系統的構建,賽靈思于2009 年 10 月宣布與 ARM 合作開(kāi)發(fā)新一代 AMBA AXI™ 規范且擴展支持 FPGA 實(shí)施方案,這將為軟硬件設計人員提供經(jīng)實(shí)踐檢驗、廣泛采用的標準,進(jìn)一步推進(jìn) IP 的開(kāi)發(fā)和重用。
評論