Intel的瘋狂 CPU上飛線(xiàn)?
2月5日 當地時(shí)間周三,Intel舉行了一場(chǎng)媒體會(huì )介紹他們將在下周ISSCC 2010大會(huì )上將展示的半導體新技術(shù)。除了我們剛剛介紹的32nm Westmere核心細節外,Intel還簡(jiǎn)介了一些尚處實(shí)驗室階段的未來(lái)技術(shù)。
本文引用地址:http://dyxdggzs.com/article/105972.htm首先是一項處理器直連技術(shù),可以用一條導線(xiàn)直接連接兩顆處理器封裝,以低功耗提供超高傳輸帶寬。該導線(xiàn)的外觀(guān)類(lèi)似于SLI/CrossFire或筆記本中常見(jiàn)的帶狀線(xiàn)纜,內置47條數據通道,可提供470Gb/s帶寬(每秒傳輸58.8GB數據),而功耗僅有0.7W。
Intel表示,這種處理器封裝直連技術(shù)是為未來(lái)的TB級(Tera-scale)設備準備的。這種高性能計算產(chǎn)品每秒需要從一顆處理器向另一顆處理器發(fā)送1TB以上的數據,使用傳統技術(shù)提供這樣的高帶寬連接功耗將高達150W,而使用這種導線(xiàn)直連技術(shù)只需要11W左右。
另一項技術(shù)同樣是為未來(lái)的TB級計算處理器準備的。Intel在2006年首次提出了80核處理器概念,并于2007年的IDF上進(jìn)行了首次展示?,F在Intel表示,將對這樣的“超多核”處理器引入新技術(shù),改變其管理方法。
通常情況下,Intel和AMD在定義多核處理器額定頻率和電壓,都是以這些核心中最慢的一個(gè)為基準決定的。但隨著(zhù)核心的增多,各個(gè)核心間的性能差異肯定會(huì )更加明顯。如果在80核處理器中也采用這樣的標準,無(wú)疑會(huì )大大降低整體性能。因此,Intel將在超多核處理器中引入頻率電壓異步功能,其中一些核心運行在高頻或低電壓下。計算任務(wù)到來(lái)時(shí),處理器會(huì )將其自動(dòng)分配到合適的核心上。相比之前隨機分配任務(wù)的模式,這種新的智能分配方式可節能6%到35%。
同時(shí),Intel還將引入一種線(xiàn)程跳轉(Thread hopping)技術(shù),當有更快的核心空閑時(shí),即將工作任務(wù)轉移到高速核心上,此技術(shù)可再提高能效20%到60%。最后,面對科學(xué)計算要求絕對準確的需求,超多核處理器內部將引入偵錯、糾錯機制,因為不需要再為確認結果準確性進(jìn)行多次重復計算,可提升性能40%,或提高能效21%。
評論