<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
"); //-->

博客專(zhuān)欄

EEPW首頁(yè) > 博客 > 疾跑的國產(chǎn)EDA:如何越過(guò)芯片驗證關(guān)山?

疾跑的國產(chǎn)EDA:如何越過(guò)芯片驗證關(guān)山?

發(fā)布人:芯東西 時(shí)間:2022-05-18 來(lái)源:工程師 發(fā)布文章
沒(méi)有驗證EDA工具,芯片設計則寸步難行。

作者 |  ZeR0
編輯 |  漠影
“你驗完了沒(méi)有?”“芯片還存不存在bug?”這是芯片驗證團隊經(jīng)常直面的兩個(gè)靈魂問(wèn)題,這樣的問(wèn)題,實(shí)際上也是對EDA驗證能力的拷問(wèn)。5月10日,在南京EDA公司芯華章舉辦的研討會(huì )上,多位芯片資深從業(yè)者對驗證EDA的痛點(diǎn)和破局之徑進(jìn)行了深入交流。中興微電子有線(xiàn)系統部部長(cháng)賀志強談道,隨著(zhù)集成電路規模、復雜度提升,芯片的一版成功已是最低要求。芯片驗證不僅要質(zhì)量,還要在有挑戰的時(shí)間窗內完成。市場(chǎng)競爭加劇,正進(jìn)一步壓縮芯片研發(fā)周期。燧原科技資深架構師鮑敏祺對此感受深刻,以前做大芯片流片大約需要一年半,現在則可能得縮短至一年。也就是說(shuō),芯片工程師要在更短時(shí)間內,做更多門(mén)級的驗證工作。芯片規模變大后,整個(gè)驗證亦從單點(diǎn)功能升級到整個(gè)系統級、場(chǎng)景級的需求。這些挑戰,正推動(dòng)著(zhù)驗證EDA工具加速進(jìn)化。EDA(電子設計自動(dòng)化)軟件被譽(yù)為“芯片之母”,是整個(gè)集成電路產(chǎn)業(yè)鏈“金字塔尖”般的存在。芯片工程師正是借助EDA工具,才得以完成單芯片集成了千億顆晶體管的復雜電路設計。“沒(méi)有好的EDA軟件,我們不可能制造出好的芯片?!焙戏适形㈦娮友芯吭涸洪L(cháng)陳軍寧說(shuō)。EDA工具的使用,能極大避免芯片電路設計和布局的錯誤,而高成功率,便意味著(zhù)更少的損失。芯片流片費用高到驚人——低端芯片流片一次花費數十萬(wàn)元,先進(jìn)制程更是上億。對于一些中小企業(yè)來(lái)說(shuō),如果流片失敗兩三次,它們就可能面臨破產(chǎn)。這要求芯片驗證環(huán)節,必須萬(wàn)無(wú)一失。但在賀志強看來(lái),如何度量質(zhì)量與效率,仍要打一個(gè)問(wèn)號。其中既有主觀(guān)的數據,又有客觀(guān)的數據,在各種數據之間如何佐證不同的流程、不同的方法,不同的工具之間又如何關(guān)聯(lián),這是留給驗證的問(wèn)題,亦是給EDA廠(chǎng)商的問(wèn)題。EDA集體面對的挑戰,也是國產(chǎn)EDA企業(yè)突圍的機會(huì )所在。本文福利:全球EDA行業(yè)呈現寡頭壟斷趨勢,國產(chǎn)EDA工具市占率較低,個(gè)別點(diǎn)工具成為未來(lái)突破口。推薦精品研報《EDA深度報告:半導體賦能基石,國產(chǎn)突圍勢在必行》,可在公眾號聊天欄回復關(guān)鍵詞【芯東西261】獲取。
01.國產(chǎn)EDA風(fēng)起:起點(diǎn)高、包袱輕、貼近客戶(hù)


國內外動(dòng)蕩的貿易背景,加速了國內芯片產(chǎn)業(yè)對國產(chǎn)EDA的迫切需求。盡管?chē)H三巨頭占據了主要的EDA市場(chǎng),但隨著(zhù)技術(shù)的飛躍發(fā)展,創(chuàng )新產(chǎn)品和新興初創(chuàng )公司仍不斷涌現,國產(chǎn)EDA企業(yè)正面對一個(gè)前所未有的市場(chǎng)機遇。據中國半導體行業(yè)協(xié)會(huì )(CSIA)統計,2020年中國EDA行業(yè)市場(chǎng)規模約93.1億元,同比增長(cháng)27.7%,其中我國本土EDA工具市場(chǎng)份額約為12%。 

圖片

▲2015-2025年中國EDA行業(yè)市場(chǎng)規模統計及預測(圖源:概倫電子IPO文件,數據來(lái)源:CSIA)

合肥市微電子研究院院長(cháng)陳軍寧談道,國內EDA公司在全流程工具方面與國際巨頭差距尚存,但在許多點(diǎn)工具方面已與國際水平相當,甚至領(lǐng)先于國際水平。“國產(chǎn)EDA公司擁有高技術(shù)起點(diǎn)和貼近本地市場(chǎng)的優(yōu)勢,能夠基于客戶(hù)的痛點(diǎn)進(jìn)行開(kāi)發(fā),將經(jīng)驗與解決方案集成到工具當中?!敝信d微電子有線(xiàn)系統部部長(cháng)賀志強分析說(shuō)。起步較晚,使得國產(chǎn)EDA缺乏長(cháng)期的技術(shù)、生態(tài)積累及工程經(jīng)驗,卻也帶來(lái)“包袱較輕”的優(yōu)勢,因而得以輕裝上陣,去破解一些傳統EDA難解的問(wèn)題。其中,能檢測芯片各項指標、及時(shí)發(fā)現缺陷的驗證環(huán)節,儼然是EDA亟待優(yōu)化的重點(diǎn)方向之一。在陳軍寧看來(lái),下一代EDA工具的挑戰主要來(lái)自三方面:1)新工藝節點(diǎn)不斷涌現,帶來(lái)物理驗證和可測性設計方面的挑戰;(2)不斷攀升的設計規模,導致高階綜合功能驗證和物理驗證等運行時(shí)長(cháng)更長(cháng);(3)從片上系統到系統對接帶來(lái)的設計方法學(xué)和驗證方法學(xué)的革命性變化。與此同時(shí),人工智能、5G通信、智能汽車(chē)等新應用領(lǐng)域正快速發(fā)展,對芯片性能的要求越來(lái)越高,功耗、成本的要求趨于分化,導致芯片設計驗證的成本隨之急劇上升。復雜且費時(shí)費力的調試工程,又是關(guān)鍵驗證工作的重中之重。
02.無(wú)法替代的調試工作


在典型的芯片設計過(guò)程,驗證占據了約70%的工作量,其中的調試(debug)就占了40%。驗證包含的原型驗證、硬件仿真、軟件仿真、形式驗證等環(huán)節都需要調試。調試在其中穿針引線(xiàn)、綜合資料,然后加以分析,進(jìn)而達到有效的診斷。“在整個(gè)設計驗證的流程中,debug是不可欠缺、無(wú)法替代的?!毙救A章科技研發(fā)副總裁林揚淳記得,即便是非調試的場(chǎng)景,客戶(hù)也常常利用調試工具來(lái)檢視和理解整個(gè)設計。但據其調研,調試產(chǎn)品的供需存在著(zhù)極大落差。原因有三。一是缺乏創(chuàng )新,人工智能、機器學(xué)習和云計算已是不可逆的趨勢,而市面上的產(chǎn)品卻甚少掌握,頂多只是“沾點(diǎn)皮毛”。二是資料的碎片化、凌亂甚至矛盾。點(diǎn)、步驟之間常常需要轉換,不僅耗時(shí),更容易出錯?!霸斐扇绱爽F象最根本的原因,就是缺乏整體性的規劃,僅憑商業(yè)并購,將不同公司的工具拼湊在一起造成的?!绷謸P淳強調。兼容性會(huì )直接影響芯片工程師的體驗,這是驗證過(guò)程中經(jīng)常遇到的問(wèn)題。中興微電子有線(xiàn)系統部部長(cháng)賀志強對此進(jìn)一步拆解,它既包括不同EDA廠(chǎng)商的工具的兼容性,也包括同一家廠(chǎng)商工具的不同驗證手段的兼容性。后者相對來(lái)說(shuō)沒(méi)有太高的技術(shù)壁壘,但前者很難做到統一。三是設計日新月異,規模和復雜度不斷增加,對調試產(chǎn)品的性能要求也不斷提高。好的調試系統,不僅能確保項目的成功,更可以有效提高SoC芯片的設計和驗證效率,降低芯片設計成本,這將對芯片工程師大有裨益。
03.走向下一代設計驗證工具


為了適應接踵而至的挑戰,陳軍寧認為下一代EDA設計驗證工具會(huì )呈現兩大趨勢:智能化與上云。EDA智能化,涉及廣義上一切減少人力投入的改進(jìn),包括高度并行化的EDA計算、求解空間探索、設計自動(dòng)化、數據模型化及機器學(xué)習等。新一代EDA將大幅減少芯片架構探索、設計驗證布局布線(xiàn)等工作中的人力占比,把設計經(jīng)驗和數據吸收到EDA工具中,形成智能化的EDA設計。另一個(gè)趨勢是上云。隨著(zhù)芯片設計復雜度提升,芯片設計公司將面臨計算資源需求激增、EDA峰值性能需求難以滿(mǎn)足、工藝數據遷移耗費成本巨大、多項目并行發(fā)生的資源搶奪以及辦公地點(diǎn)限制帶來(lái)的效率影響等問(wèn)題,進(jìn)而影響芯片研發(fā)周期及成本。芯片設計如能上云,則可以平滑多項目并行帶來(lái)的資源搶奪問(wèn)題,降低EDA購買(mǎi)成本和維護費用,保障企業(yè)研發(fā)生產(chǎn)效率,擺脫物理環(huán)境束縛,并有助于支持EDA在教育領(lǐng)域的應用。 當前,云平臺的模式還在探索和發(fā)展的初期,它不是簡(jiǎn)單地將現有EDA放到云計算平臺上,而需采用適合于云平臺的EDA軟件架構、高可靠的安全保證,并要解決其付費模式和使用模式的創(chuàng )新問(wèn)題?,F在已經(jīng)有混合云、全云等靈活的方式,來(lái)滿(mǎn)足芯片設計公司的各種需求。電子科技大學(xué)電子科學(xué)與工程學(xué)院副教授黃樂(lè )天一直在做大規模系統級集成電路設計,他重點(diǎn)提到要增強EDA工具間的融合問(wèn)題:首先是加強軟件提前介入驗證的能力,在早期提供方便的虛擬原型驗證環(huán)境,使得芯片設計之初即可實(shí)現對整體功能進(jìn)行全面驗證?!澳壳皝?lái)看,虛擬原型的驗證環(huán)境各家做的都還不夠好,設計方法推廣的也還不夠多?!秉S樂(lè )天說(shuō)。其次是在虛擬原型驗證的基礎上,找到能快速驗證大規模設計的方法學(xué),尤其要加強驗證各IP間、各子系統間交互設計的一些方法,并加強芯片設計和其他外圍系統的一些交互驗證。他希望將仿真、形式化驗證、原型驗證、調試工具等形成一個(gè)完整的整體平臺,或是成系列的一個(gè)整體驗證方法學(xué),將各環(huán)節的驗證有機協(xié)同,相互補充,來(lái)極大減少驗證的投入。更進(jìn)一步來(lái)說(shuō),以Chiplet為代表的新一代集成電路的設計方法學(xué)正在迭代,其設計空間又增加了一個(gè)新維度,隨著(zhù)設計規模越來(lái)越大,軟件結合更為緊密,新的驗證方法學(xué)或驗證EDA工具還有很大的改進(jìn)和整合空間。
04.多重創(chuàng )新技術(shù)加持芯華章的驗證調試秘招


針對驗證調試方面的挑戰,一些國產(chǎn)EDA企業(yè)正為此付諸努力。2020年3月創(chuàng )立的芯華章便是其中的代表之一。過(guò)去兩年,芯華章已發(fā)布仿真驗證、形式驗證、場(chǎng)景驗證、FPGA原型驗證系統等產(chǎn)品。芯華章科技研發(fā)副總裁林揚淳也分享了他們的解題思路:其昭曉Fusion Debug是一款基于創(chuàng )新架構的數字驗證調試系統,有創(chuàng )新性、易用性、高性能等特點(diǎn),提供快速代碼解析、波形查看、設計原理圖探索、覆蓋率數據分析等多種先進(jìn)技術(shù),能夠幫助工程師簡(jiǎn)化調試任務(wù),提高設計和驗證的效率。除了獨立使用外,該系統還可以配合芯華章智V驗證平臺的所有產(chǎn)品混合使用。它也提供了豐富、可編程的數據接口,以供用戶(hù)針對不同調試場(chǎng)景的多樣化需求進(jìn)行定制化。據林揚淳回憶,從一開(kāi)始,芯華章就花心血致力于底層框架、基礎平臺的研發(fā),尤其是精簡(jiǎn)連貫一致,形成共同數據庫,其中包括XCDB/XNDB/XEDB/XCovDB。XCDB存儲了design HDL的信息,XNDB記錄了design analyst,XEDB壓縮存儲了信號波形,XCovDB則記錄了覆蓋率。相比于國際主流數字波形格式,昭曉Fusion Debug采用完全自研的高性能數字波形格式XEDB。該波形格式借助創(chuàng )新的數據格式和架構,具備高性能、高容量、高波形壓縮比等特點(diǎn),在實(shí)際測試中可帶來(lái)比國際主流數字波形格式超8倍的壓縮率。與其它商業(yè)波形格式相比,XEDB的讀寫(xiě)速度快至3,并支持分布式架構,能夠充分利用多臺機器的物理資源來(lái)提升整體系統的性能,實(shí)測中表現出的波形寫(xiě)入速度可以比單機模式提高5倍以上。

圖片

▲Fusion Debug GUI界面

在提供完整調試解決方案的同時(shí),昭曉Fusion Debug也支持統一且高性能的編譯,可供快速加載仿真結果和信號顯示,輕松進(jìn)行信號連接跟蹤和根本原因分析。根據實(shí)際項目數據,在完整的設計及原理圖模塊化加載中,昭曉Fusion Debug的速度比其他商用EDA工具快至5倍,能滿(mǎn)足大規模SoC設計調試的需求,大幅提高驗證效率。林揚淳談道,智能化是芯華章的優(yōu)勢之一。昭曉Fusion Debug便融合了先進(jìn)的機器學(xué)習框架,以解決當前產(chǎn)業(yè)調試方案缺乏創(chuàng )新、數據庫碎片化及性能局限等多重挑戰,從而降低調試難度,進(jìn)一步優(yōu)化驗證效率與操作體驗。
05.結語(yǔ):EDA后浪們,正走出自己的路


盡管曾錯失歷史發(fā)展良機,如今伴隨著(zhù)新興技術(shù)的成熟、利好政策的相繼落地以及資本熱錢(qián)的涌入,國產(chǎn)EDA企業(yè)正如雨后春筍般涌現。后摩爾時(shí)代愈發(fā)復雜的芯片設計,在給整個(gè)EDA產(chǎn)業(yè)提出新挑戰的同時(shí),也敞開(kāi)了技術(shù)迭代的新機會(huì )窗口。無(wú)論是解決各種EDA工具固有的頑疾、更迭設計方法學(xué),還是引入機器學(xué)習、云計算等新技術(shù),EDA企業(yè)們可以探索的創(chuàng )新方向正趨于豐富。從長(cháng)遠來(lái)看,國產(chǎn)EDA的發(fā)展,不應僅滿(mǎn)足于成為“替代品”,更多要結合EDA多年的發(fā)展,在一些新的技術(shù)條件和需求上,抓住時(shí)間窗口。誠然,對于國產(chǎn)EDA企業(yè)而言,短期內要比肩三大國際巨頭尚是一種奢望。但通過(guò)對點(diǎn)工具的鉆研,國產(chǎn)EDA企業(yè)已陸續輸出了一些成果。隨著(zhù)其產(chǎn)品將從客戶(hù)側匯集的經(jīng)驗沉淀到一代又一代的工具迭代中,這些后起之秀正走出自己的路。


*博客內容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀(guān)點(diǎn),如有侵權請聯(lián)系工作人員刪除。



關(guān)鍵詞: 國產(chǎn)EDA

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>