<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx-spartan

Xilinx與Cadence推出可擴展虛擬平臺用于嵌入式軟件開(kāi)發(fā)

  • Xilinx, Inc. (NASDAQ: XLNX)與 Cadence 設計系統公司 (NASDAQ: CDNS) 今天宣布共同合作開(kāi)發(fā)了業(yè)界首個(gè)用于在硬件成型之前對基于Xilinx Zynq?-7000可擴展式處理平臺(EPP)系統進(jìn)行系統設計、軟件開(kāi)發(fā)與測試的虛擬平臺。
  • 關(guān)鍵字: Xilinx  Zynq-7000  Cadence  

使用Xilinx公司的Spartan-6 FPGA作DDR芯片測試

  • 使用Xilinx公司的Spartan-6 FPGA系列芯片所提供的MCB,在生成控制模塊時(shí)設置不同參數,可以輕而易舉的實(shí)現對不同型號的DDR存儲芯片的測試,數據率可高達800Mb/s以上。由于時(shí)間利用率比使用計算機主板測試DDR芯片高得多,所以可以極大地節約測試時(shí)間。
  • 關(guān)鍵字: Xilinx  FPGA  DDR  201109  

MicroBlaze軟核處理器在DAB發(fā)射機中的應用

  • 討論了MicroBlaze處理器對DAB發(fā)射機中DAC和PLL芯片的控制以及PC與MicroBlaze軟核的通信,最終實(shí)現了基于PC和FPGA的III波段DAB發(fā)射機設計。
  • 關(guān)鍵字: Xilinx  MicroBlaze  201108  

S2C為Xilinx原型驗證系統提供突破性驗證模塊技術(shù)

  • S2C 日前宣布其Verification Module技術(shù)(專(zhuān)利申請中)已可用于其基于Xilinx的FPGA原型驗證系統中。V6 TAI Verification Module可以實(shí)現在FPGA原型驗證環(huán)境和用戶(hù)驗證環(huán)境之間高速海量數據傳輸。用戶(hù)可以使用Xilinx ChipScope或者第三方調試環(huán)境,同時(shí)查看4個(gè)FPGA。另外,V6 TAI Verification Module還可以用于1.3M~4.7M ASIC門(mén)的原型設計。V6 TAI Verification Module具有PCIe G
  • 關(guān)鍵字: S2C  Xilinx  FPGA  

多時(shí)鐘域數據傳遞的Spartan-II FPGA實(shí)現

  • 本文采用FPGA來(lái)設計一款廣泛應用于計算機、Modem、數據終端以及許多其他數字設備之間的數據傳輸的專(zhuān)用異步并行通信接口芯片,實(shí)現了某一時(shí)鐘域(如66 MHz)的8位并行數據到另一低時(shí)鐘域(如40 MHz)16位并行數據的異步轉換,并且客戶(hù)可以根據自己的要求進(jìn)行數據定義。完成數據在不同時(shí)鐘域間的正確傳遞的同時(shí)防止亞穩態(tài)的出現,保持系統的穩定,是電路設計的關(guān)鍵。
  • 關(guān)鍵字: Spartan-II  FPGA  多時(shí)鐘域  數據    

基于Spartan-6 FPGA的可擴展驅動(dòng)控制系統

  • 基于Spartan-6 FPGA的可擴展驅動(dòng)控制系統,許多情況下驅動(dòng)器只是大規模工藝的一個(gè)組件,因此互操作性也是一項關(guān)鍵的設計要求。而影響這種要求的關(guān)鍵因素是工業(yè)網(wǎng)絡(luò )協(xié)議的寬度(即現場(chǎng)總線(xiàn))和相關(guān)器件特性,因為它們用來(lái)標準化驅動(dòng)器在網(wǎng)絡(luò )中的表達?,F場(chǎng)總線(xiàn)(比
  • 關(guān)鍵字: 驅動(dòng)  控制系統  擴展  FPGA  Spartan-6  基于  

賽靈思Spartan-6 FPGA助力最新NI CompactRIO系統

  • 全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )在 2011 年 NIWeek 大會(huì )期間宣布,美國國家儀器公司 (NI) 推出采用賽靈思旗艦型Spartan?-6 FPGA的業(yè)界首款多核、性能最高的 NI CompactRIO 系統和最小型化的 NI Single-Board RIO器件,進(jìn)一步豐富了其可重配置 I/O (RIO) 高級控制與監控產(chǎn)品系列。
  • 關(guān)鍵字: 賽靈思  Spartan-6 FPGA  

基于FPGA的高速通道校正實(shí)現

  • 當今社會(huì )無(wú)線(xiàn)通信迅猛發(fā)展,無(wú)線(xiàn)通信用戶(hù)激增,要解決通信系統容量、帶寬限制等這些嚴重問(wèn)題的一個(gè)關(guān)鍵技術(shù)就是多天線(xiàn)通信技術(shù)。這項技術(shù)的使用能大幅度地提高無(wú)線(xiàn)通信系統的頻譜效率和鏈路可靠性,與單天線(xiàn)系統相比,用多天線(xiàn)系統發(fā)射和接收信號能獲得陣列增益(或稱(chēng)波束形成增益)、分集增益、多路復用增益和干擾抑制等優(yōu)勢。然而多天線(xiàn)技術(shù)帶來(lái)諸多優(yōu)勢的同時(shí)會(huì )不可避免地引起通道不一致性問(wèn)題[1]。在實(shí)際工程應用中,陣列接收機的多個(gè)通道由于PCB(印制電路板)走線(xiàn)長(cháng)度不等、通道特性存在差異等硬件的非理想因素,導致多個(gè)通道接收到的
  • 關(guān)鍵字: FPGA,Xilinx  201107  

采用FPGA實(shí)現視頻應用中的OSD設計

  • 近年來(lái),數字視頻監控系統在銀行、高速公路、樓宇等各個(gè)領(lǐng)域取得了廣泛的應用。在數字視頻監控系統中,OSD(OnS...
  • 關(guān)鍵字: Xilinx  osd  

Xilinx FPGA抗輻射設計技術(shù)研究

  • 摘要:針對Xilinx FPGA在航天應用中的可行性,文章分析了Xilinx FPGA的結構以及空間輻射效應對FPGA的影響,結合實(shí)際工程實(shí)踐給出了提高其可靠性的一有用辦法和注意事項,如冗余設計、同步設計、自檢等。表明配置信息
  • 關(guān)鍵字: Xilinx  FPGA  輻射  設計技術(shù)    

使用DS89C450對Xilinx PROM的在系統編程設計

  • 摘要:使用DS89C450型單片機的I/O口實(shí)現JTAG通信協(xié)議,再用部分I/O口構造片選邏輯,來(lái)對一個(gè)系統中多片Xilinx Platform Flash PROM進(jìn)行在系統編程(ISP),以此來(lái)更新對應的FPGA的配置數據。同時(shí),DS89C450通過(guò)在應用
  • 關(guān)鍵字: Xilinx  C450  PROM  450    

MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

  • ?????? MathWorks 日前宣布適用于 Xilinx FPGA 開(kāi)發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用 Simulink 作為系統級測試臺架的同時(shí),以硬件速度驗證其設計。
  • 關(guān)鍵字: MathWorks  Xilinx  FPGA  

賽靈思啟動(dòng)第三屆開(kāi)源硬件大賽

  •   由中國電子學(xué)會(huì )主辦、賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )與北京工業(yè)大學(xué)共同承辦的“第三屆OpenHW開(kāi)放源碼硬件與嵌入式大賽(簡(jiǎn)稱(chēng)開(kāi)源硬件大賽)”日前在北京工業(yè)大學(xué)正式啟動(dòng),此次參賽特等獎獲得者將獲得15000元的獎金,同時(shí)還將獲得德致倫公司(Digilent)提供的“直通歐洲”獎勵,免費參加2012年9月份在德國慕尼黑舉辦的“Digilent杯電子設計大賽”盛事,詳情請見(jiàn)http://www.di
  • 關(guān)鍵字: Xilinx  FPGA  

基于Xilinx FPGA的數字頻域干擾抵消器

賽靈思為滿(mǎn)足100G系統需求擴展其通信產(chǎn)品陣容

  •   全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今日宣布其通信產(chǎn)品陣容的一項重要擴展,旨在加快行業(yè)實(shí)施新數據包處理、交換和流量管理解決方案的速度,滿(mǎn)足呈指數級迅猛增長(cháng)的高帶寬和卓越服務(wù)質(zhì)量(QoS)的需求。本次產(chǎn)品線(xiàn)擴展包括收購業(yè)界領(lǐng)先供應商Modelware,該公司是一家提供流量管理/數據包處理IP核與參考設計的全球領(lǐng)先供應商, 其產(chǎn)品能夠簡(jiǎn)化系統開(kāi)發(fā),推動(dòng)擴大支持10G、40G和100G或更高流量網(wǎng)絡(luò )應用的差異化。
  • 關(guān)鍵字: Xilinx  100G系統  
共777條 33/52 |‹ « 31 32 33 34 35 36 37 38 39 40 » ›|

xilinx-spartan介紹

您好,目前還沒(méi)有人創(chuàng )建詞條xilinx-spartan!
歡迎您創(chuàng )建該詞條,闡述對xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>