<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx-spartan

超越摩爾定律 賽靈思全球首發(fā)堆疊硅片互聯(lián)技術(shù)

  • ?  日前,全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司?(Xilinx,?Inc.)宣布推出業(yè)界首項堆疊硅片互聯(lián)技術(shù),即通過(guò)在單個(gè)封裝中集成多個(gè)?FPGA?芯片,實(shí)現突破性的容量、帶寬和功耗優(yōu)勢,以滿(mǎn)足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬性能的市場(chǎng)應用。通過(guò)采用3D封裝技術(shù)和硅通孔?(TSV)?技術(shù),賽靈思28nm?7系列FPGA目標設計平臺所能滿(mǎn)足的的資源需求,是最大單芯片?FPGA?所能達到的
  • 關(guān)鍵字: Xilinx  FPGA  堆疊硅片互聯(lián)技術(shù)  

采用FPGA實(shí)施DisplayPort

  • ?  在今年?1?月舉辦的美國消費電子展?(CES)?上,數家主要平板電視及顯示技術(shù)公司紛紛宣布推出高清3D電視和令人驚艷的4k?x?2k?LCD?顯示器,從而可將用戶(hù)家中、車(chē)內或移動(dòng)設備上的電視、顯示器以及其他電子設備之間需要交換的數據量提升至前所未有的水平。在這些最新的電視上,體育迷們可以歡欣鼓舞地體驗到眾多優(yōu)異性能,如176°的超廣視界、1200:1的超高對比度以及?450?尼特的亮度——足
  • 關(guān)鍵字: Xilinx  FPGA  DisplayPort  

Xilinx針對消費數字電視顯示器擴展可編程技術(shù)優(yōu)勢

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?)日前在美國國際消費電子展?(CES)?上宣布推出首款為開(kāi)發(fā)最先進(jìn)數字電視?(DTV)?解決方案而優(yōu)化的可編程平臺。該款賽靈思消費DTV目標設計平臺基于低成本、低功耗Xilinx??Spartan?-6現場(chǎng)可編程邏輯門(mén)陣列(FPGA)系列,可加速各種先進(jìn)視頻算法的開(kāi)發(fā),并支持最新的視頻接口標準,包括DisplayPort、V-by-One?HS、HDMI
  • 關(guān)鍵字: Xilinx  DTV  可編程平臺  CES  

Xilinx第四次被評為“中國市場(chǎng)十大最受歡迎半導體品牌”

  • ?  在半導體行業(yè)眾所矚目的SEMICON?China?2010(2010中國國際半導體設備及材料展)上,全球領(lǐng)先的可編程邏輯解決方案供應商賽靈思公司?(Xilinx,?Inc.?)被國內最權威的電子報紙中國電子報授予“2009年度最受中國市場(chǎng)歡迎的半導體品牌”。這是賽靈思公司自2004年以來(lái)連續四次摘取該項桂冠。與賽靈思同時(shí)獲取該項榮譽(yù)的還有博通、飛思卡爾、富士通微電子、國家半導體、恩智浦、瑞薩、德州儀器等全球半導體行業(yè)領(lǐng)先供應商?! ”敬卧u選
  • 關(guān)鍵字: Xilinx  半導體  

Xilinx Virtex-6與Spartan-6 FPGA連接目標參考設計支持PCI Express 兼容性設計

  •   全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?(NASDAQ:XLNX)?)日前宣布其Spartan?-6與Virtex?-6?FPGA連接目標參考設計通過(guò)PCI?Express?認證,為支持開(kāi)發(fā)人員的下一代高速串行I/O設計,?提供了一個(gè)完整且切實(shí)可行的參考實(shí)例。作為賽靈思連接目標設計平臺的一部分,該參考設計將能夠為設計人員提供所需資源,讓他們可以把時(shí)間集中在差異化產(chǎn)品的設計上,從而加快其客戶(hù)終端產(chǎn)品系統的部署速度?! ≠愳`思
  • 關(guān)鍵字: Xilinx  FPGA  Spartan  Virtex  

SiTime為賽靈思FPGA評估套件提供可編程時(shí)鐘方案

  • ?  2010年9月15,美國加洲森尼韋爾市-全硅MEMS時(shí)鐘技術(shù)方案領(lǐng)導公司SiTime?Corporation今天宣布賽靈思(Xilinx)在其Virtex?-6?FPGA?ML605評估套件,?Spartan?-6?FPGA?SP601?和SP605?FPGA評估套件上導入了SiTime可編程全硅MEMS振蕩器。全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司在這些評估套件中采用了SiTime的?SiT9102高性能
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  

NEC Display Solutions 公司3D電影投影儀采用賽靈思 FPGA

  • ?  全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?(NASDAQ:XLNX)?)日前宣布NEC子公司NEC?Display?Solutions有限公司的三款DLP?數字影院投影儀產(chǎn)品,?均采用了賽靈思Virtex?-5?FPGA系列產(chǎn)品?! LP?數字影院投影儀符合美國數字影院計劃?(DCI1)?標準,擁有一系列優(yōu)異的高安全特性,能夠滿(mǎn)足各種不同輸入信號的要求。該系統能
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  DLP  

用賽靈思目標設計平臺輕松實(shí)現創(chuàng )新設計

  • ?  目標  演示設計人員利用賽靈思目標設計平臺如何輕松開(kāi)始下一項?FPGA?設計工作。該演示使用Spartan?-6?FPGA?SP601?評估套件展示客戶(hù)是如何之快:  1.?開(kāi)箱后,立即可以開(kāi)始設計工作?! ?.?評估功耗、資源和架構權衡?! ?.?重新利用并擴展參考設計?! ⊙菔疽幏丁 ?.?利用板診斷測試確認硬件功能?! ?.?實(shí)施基礎參考設計接口,演示如何通過(guò)簡(jiǎn)便易用的?GU
  • 關(guān)鍵字: Xilinx  Spartan  FPGA  SP601  

因特網(wǎng)視頻的解決方案(07-100)

  • ?  前言  VoIP為用戶(hù)提供了一個(gè)平臺,使用局域網(wǎng)IP協(xié)議在源和目的地之間傳送MPEG-2數據流,本設計使用UDP協(xié)議,這是一種無(wú)連接的協(xié)議,其優(yōu)點(diǎn)是它傳送的數據包與所使用的網(wǎng)絡(luò )技術(shù)無(wú)關(guān)。VoIP的用戶(hù)可以是學(xué)校、廣播站、網(wǎng)絡(luò )運行商、或網(wǎng)絡(luò )設備制造商?! oIP數據流由188字節或204字節數據包組成。數據的傳送是連續的,無(wú)方向性的,無(wú)需反饋或控制的反向通道。當數據流在物理鏈路時(shí)使用異步串行接口(ASI)方式。ASI數據流有不同的數據速率,但傳送的速率是恒定的,為270Mbps。它首先將同
  • 關(guān)鍵字: Xilinx  VOIP  ASI  GSRD  

推動(dòng)“可編程技術(shù)勢在必行”之趨勢

  • ?  二十五年以來(lái),賽靈思公司始終處于可編程邏輯革命的前沿,引領(lǐng)FPGA平臺技術(shù)的發(fā)明和不斷升級。?在此期間,FPGA所扮演的角色也從僅僅用于設計原型膠合邏輯發(fā)展到在眾多應用和市場(chǎng)中成為可替代ASIC和ASSP器件的高度靈活的解決方案?! τ谀切┫M诋斀駱O度不穩定的全球經(jīng)濟環(huán)境中成功競爭和生存的全球性系統廠(chǎng)商來(lái)說(shuō),賽靈思FPGA已經(jīng)成為從戰略上來(lái)說(shuō)非常關(guān)鍵的因素。對于賽靈思公司以及我們的客戶(hù)來(lái)說(shuō),曾經(jīng)的可編程革命已經(jīng)演化成“可編程必技術(shù)勢在必行”(programmable?
  • 關(guān)鍵字: xilinx  FPGA  目標設計平臺  

推動(dòng)“可編程技術(shù)勢在必行”之趨勢

  • ?  二十五年以來(lái),賽靈思公司始終處于可編程邏輯革命的前沿,引領(lǐng)FPGA平臺技術(shù)的發(fā)明和不斷升級。?在此期間,FPGA所扮演的角色也從僅僅用于設計原型膠合邏輯發(fā)展到在眾多應用和市場(chǎng)中成為可替代ASIC和ASSP器件的高度靈活的解決方案?! τ谀切┫M诋斀駱O度不穩定的全球經(jīng)濟環(huán)境中成功競爭和生存的全球性系統廠(chǎng)商來(lái)說(shuō),賽靈思FPGA已經(jīng)成為從戰略上來(lái)說(shuō)非常關(guān)鍵的因素。對于賽靈思公司以及我們的客戶(hù)來(lái)說(shuō),曾經(jīng)的可編程革命已經(jīng)演化成“可編程必技術(shù)勢在必行”(programmable?
  • 關(guān)鍵字: xilinx  FPGA  目標設計平臺  

書(shū)本+實(shí)踐=工程能力——訪(fǎng)Xilinx公司全球大學(xué)計劃高級總監Patrick Lysaght

  • ?  動(dòng)手是工程學(xué)生的天性  對學(xué)生來(lái)講,一方面要學(xué)知識,而知識學(xué)了不一定能夠學(xué)會(huì ),一旦用它才能真正掌握。這就好像你要學(xué)自行車(chē),絕不會(huì )通過(guò)讀一本書(shū)來(lái)學(xué)會(huì ),或者上課去學(xué)怎樣騎。同樣,如果你去學(xué)如何成為一個(gè)設計工程師,你也學(xué)不會(huì ),除非真正地去做它?! ±?,FPGA就是這樣一門(mén)獨特的技術(shù),能夠讓學(xué)生自己不僅僅是課堂上,還能在課間學(xué)習。在學(xué)校里,Patrick?Lysaght教的課程是學(xué)生愿意花費時(shí)間最多的課程,因為學(xué)生在里面獲得了很多樂(lè )趣和訓練,這其實(shí)就是建立工程師自信的過(guò)程。如果這個(gè)學(xué)生
  • 關(guān)鍵字: Xilinx  Patrick  Lysaght  

賽靈思展示下一代 LTE eNodeB目標設計平臺

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?(NASDAQ:?XLNX))日前在?2009?年移動(dòng)通信世界大會(huì )上發(fā)布產(chǎn)品發(fā)展藍圖——首款通用平臺推出,該平臺把可編程長(cháng)期演進(jìn)?(LTE)?基帶和無(wú)線(xiàn)電子系統的設計與開(kāi)發(fā)集成到了新一代無(wú)線(xiàn)?3G?和?4G?基站架構之中。這款模塊化目標設計平臺?(TDP)?提供了端對端?LTE&nbs
  • 關(guān)鍵字: Xilinx  LTE  eNodeB  TDP  

賽靈思與ARM公司共同宣布合作開(kāi)發(fā)計劃

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司與ARM公司宣布正式開(kāi)展合作,在賽靈思FPGA中應用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開(kāi)始采用ARM?Cortex處理器IP,利用性能優(yōu)化的ARM數字單元庫(cell?library)和嵌入式存儲器,為未來(lái)的可編程平臺提供支持。此外,兩家公司還共同對下一代ARM??AMBA?互聯(lián)技術(shù)進(jìn)行定義,以增強并優(yōu)化FPGA架構?! 纱蠊镜暮献?,?意味著(zhù)賽靈思致力于采用全線(xiàn)ARM技術(shù),并充分利用ARM處理器的巨
  • 關(guān)鍵字: Xilinx  FPGA  Cortex  IP  

賽靈思亞太聯(lián)盟計劃成員開(kāi)展目標設計平臺合作

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?)聯(lián)盟計劃成員(APAC?Xilinx?Alliance?Program?Members),是賽靈思作為?FPGA行業(yè)領(lǐng)導廠(chǎng)商實(shí)施目標設計平臺戰略的關(guān)鍵。賽靈思目標設計平臺戰略致力于幫助客戶(hù)縮短在應用基礎架構上花費的時(shí)間,而把精力更多地集中在為其電子系統賦予獨特的設計價(jià)值。近期賽靈思亞太聯(lián)盟合作伙伴峰會(huì )活動(dòng)在深圳的成功舉辦,意味著(zhù)其亞太地區的設計服務(wù)提供
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  
共777條 20/52 |‹ « 18 19 20 21 22 23 24 25 26 27 » ›|

xilinx-spartan介紹

您好,目前還沒(méi)有人創(chuàng )建詞條xilinx-spartan!
歡迎您創(chuàng )建該詞條,闡述對xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>