<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> virtex-6

Virtex-5FPGA設計Gbps無(wú)線(xiàn)通信基站

NI推出新型原型設計硬件開(kāi)發(fā)套件

  •   美國國家儀器有限公司(National Instruments,簡(jiǎn)稱(chēng)NI)近日宣布推出新款原型設計硬件開(kāi)發(fā)套件,方便工程師和科學(xué)家們更快地開(kāi)展工業(yè)和嵌入式項目的原型開(kāi)發(fā),縮短產(chǎn)品的上市時(shí)間并且減少開(kāi)發(fā)成本。最新5款NI CompactRIO可重新配置機箱配備Xilinx Virtex-5現場(chǎng)可編程門(mén)陣列(FPGA),它是目前NI硬件中容量最大、運行最快的FPGA。此外,新款NI cRIO-9022控制器配備了飛思卡爾(Freescale) 533 MHz工業(yè)實(shí)時(shí)處理器,為對時(shí)間要求極高的控制應用提供更
  • 關(guān)鍵字: NI  Virtex-5  硬件開(kāi)發(fā)套件  CompactRIO  FPGA  

嵌入式SATA存儲系統的研究

  • 嵌入式SATA存儲系統的研究,SATA硬盤(pán)作為新型的存儲介質(zhì),具有高速、海量、價(jià)格低廉、使用方便等優(yōu)點(diǎn)。SATA2.5協(xié)議支持3.0Gb/s的接口速度,SATA2.5硬盤(pán)的持續存儲速度可達80MB/s,最大存儲容量已經(jīng)達到750GB(如希捷ST3750640AS硬盤(pán))。SATA硬盤(pán)已
  • 關(guān)鍵字: 研究  系統  存儲  SATA  嵌入式   SATA  Virtex-5  FPGA  硬盤(pán)存儲  嵌入式系統  

賽靈思25周年論行業(yè)短長(cháng)新款FPGA重拳出擊

  •         近日,賽靈思公司在北京舉辦隆重的25周年慶典,并宣布推出全新一代旗艦產(chǎn)品系列——高性能Virtex? -6和低成本Spartan? -6 FPGA,同時(shí)提出了“目標設計平臺”的新理念。         出席慶典和新聞發(fā)布會(huì )的有賽靈思公司產(chǎn)品營(yíng)銷(xiāo)高級總監Chuck Tralka,亞太區執行總裁/質(zhì)量管理和
  • 關(guān)鍵字: 賽靈思  Virtex  FPGA  

可編程技術(shù)勢在必行 — 一觸即發(fā)

  •   設計師們最有發(fā)言權,他們認為二十一世紀最具決定性的集成電路技術(shù)就是現場(chǎng)可編程門(mén)陣列(FPGA),而傳統門(mén)陣列和結構陣列技術(shù)將退居到特殊的大批量應用。 無(wú)論是用來(lái)完成關(guān)鍵功能還是直接作為系統核心,今天的FPGA所提供的性能、成本、功耗和容量都已經(jīng)達到甚至超過(guò)此前專(zhuān)用IC或專(zhuān)用標準器件(ASSP)的水平。   可編程硬件的可配置特點(diǎn)不僅具備產(chǎn)品差異化和快速上市等傳統優(yōu)點(diǎn),同時(shí)當批量達不到足以支持開(kāi)發(fā)專(zhuān)用IC成本的時(shí)候還可以加快投資回報速度。 在當前經(jīng)濟和金融形勢同時(shí)惡化的情況下,先進(jìn)的FPGA技術(shù)的
  • 關(guān)鍵字: 賽靈思  FPGA  Spartan-6  Virtex-6   

賽靈思開(kāi)啟目標設計平臺時(shí)代

  •   2009年2月6日,北京 ——全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx (NASDAQ:XLNX))今天宣布:公司隆重推出全新一代旗艦產(chǎn)品系列-高性能Virtex® -6和低成本Spartan® -6 FPGA,開(kāi)啟了 “目標設計平臺”新時(shí)代。新的目標設計平臺將幫助系統設計工程師極大地提高生產(chǎn)力, 并將開(kāi)發(fā)成本降至最低。   在當前充滿(mǎn)挑戰的商業(yè)和技術(shù)環(huán)境中,為了保持創(chuàng )新能力和競爭力,可編程能力越來(lái)越多地成為電子產(chǎn)品
  • 關(guān)鍵字: Xilinx   Spartan-6   Virtex-6  FPGA  目標設計平臺  

賽靈思推出Virtex-6 FPGA系列滿(mǎn)足高帶寬和低功耗需求

  •   2009年2月6日,北京 —— 全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))今天宣布推出新一代旗艦產(chǎn)品--Virtex? 高性能現場(chǎng)可編程門(mén)陣列(FPGA)系列產(chǎn)品,支持高性能、計算密集電子系統開(kāi)發(fā)人員在面對更短設計周期和更低開(kāi)發(fā)成本壓力的情況下設計出“更綠色”的產(chǎn)品。 新的Virtex-6 FPGA系列比前一代產(chǎn)品功耗降低多達50%,成本降低多達20%。該系列產(chǎn)品進(jìn)行了最合適的組合優(yōu)化,包括
  • 關(guān)鍵字: xilinx  Virtex-6  FPGA  

Virtex-5 LXl10的ASlC原型開(kāi)發(fā)平臺設計

  • 引言目前ASIC設計的規模在不斷擴大、復雜度在不斷增加,與此同時(shí),日益激烈的競爭使得今天的電子產(chǎn)品...
  • 關(guān)鍵字: Virtex-5  

Virtex5高性能FPGA的脈沖激光測距系統

  • 1引言傳統激光脈沖時(shí)間測距系統常采用模擬電路閾值檢測實(shí)現時(shí)刻鑒別。這種方法比較簡(jiǎn)單,但受脈沖...
  • 關(guān)鍵字: FPGA  Virtex  

CERN科學(xué)家利用Virtex-4 FPGA進(jìn)行大爆炸研究

  • CERN ScientistsUseVirtex-4 FPGAs for Big Bang Research   在法國瑞士邊境的地下隧道中,歐洲核子研究中心的科學(xué)家們正在準備進(jìn)行一項稱(chēng)為“大型離子撞擊實(shí)驗 -ALICE(A Large Ion Collider Experiment)”的實(shí)驗。 他們將利用世界上最強大的粒子加速器將兩束重鉛離子加速到接近光速的速度,并控制他們迎頭相撞,試圖重新創(chuàng )造出據說(shuō)僅在宇宙大爆炸后短暫存在過(guò)的條件。 CERN科學(xué)家預計每次相撞將會(huì )釋放出巨
  • 關(guān)鍵字: CERN  Virtex-4  FPGA  200811  

Xilinx推出全球首個(gè)用于構建40Gb和100Gb 電信設備的單片FPGA解決方案

  •   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天宣布,為開(kāi)發(fā)下一代以太網(wǎng)橋接和交換解決方案的電信設備生產(chǎn)商推出全球第一款單片 FPGA 解決方案。賽靈思公司進(jìn)一步擴展其業(yè)界領(lǐng)先的高性能 65 nm 系列現場(chǎng)可編程門(mén)陣列(FPGA)產(chǎn)品,推出Virtex?-5 TXT 平臺,旨在進(jìn)一步推動(dòng)40G/100G以太網(wǎng)市場(chǎng)的創(chuàng )新和增長(cháng)。Virtex-5 TXT 平臺包括兩款器件,在目前所有 FPGA 產(chǎn)品中提供了最多數量的 6.5Gbps 串行收發(fā)器,同時(shí)還為實(shí)現高帶寬協(xié)議橋接提供全面
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5 TXT   電信設備  

Xilinx促進(jìn)有線(xiàn)通信市場(chǎng)向 40G 和 100G 網(wǎng)絡(luò )基礎設施的遷移

  •   繼前一個(gè)十年的爆炸性增長(cháng)之后,電信市場(chǎng)正在經(jīng)歷新一輪整合發(fā)展時(shí)期,因特網(wǎng)的需求仍在繼續推動(dòng)產(chǎn)業(yè)的創(chuàng )新。目前,家庭視頻和高級商業(yè)服務(wù)業(yè)務(wù)的快速發(fā)展對全球電信網(wǎng)絡(luò )的帶寬提出了更大挑戰。這一挑戰始于網(wǎng)絡(luò )接入邊緣,并直接延伸到城域網(wǎng)絡(luò )和核心網(wǎng)絡(luò )。為了響應上述需求,運營(yíng)商正在追求包括 40Gbps SONET (OC-768 和 OTU3) 以及 40GE 以太網(wǎng)在內的更高的端口速率。越來(lái)越多的運營(yíng)商更是將瞄準了100GE端口速率。同時(shí),IEEE 的高速串行 IO 工作組有關(guān) 40GE和 100GE 
  • 關(guān)鍵字: 40GE  100GE  電信行業(yè)  可編程  FPGA   Virtex-5  

Xilinx推出用于構建 40Gb 和 100Gb 電信設備的單片 FPGA 解決方案

  •   2008年9月24日,北京 —— 全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天宣布,為開(kāi)發(fā)下一代以太網(wǎng)橋接和交換解決方案的電信設備生產(chǎn)商推出全球第一款單片 FPGA 解決方案。賽靈思公司進(jìn)一步擴展其業(yè)界領(lǐng)先的高性能 65 nm 系列現場(chǎng)可編程門(mén)陣列(FPGA)產(chǎn)品,推出Virtex?-5 TXT 平臺,旨在進(jìn)一步推動(dòng)40G/100G以太網(wǎng)市場(chǎng)的創(chuàng )新和增長(cháng)。Virtex-5 TXT 平臺包括兩款器件,在目前所有
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5 TXT   
共187條 10/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>