EEPW首頁(yè) >>
主題列表 >>
spf-pll
spf-pll 文章 進(jìn)入spf-pll技術(shù)社區
Silicon Labs推出業(yè)界最低抖動(dòng)的時(shí)鐘系列產(chǎn)品

- 高性能模擬與混合信號IC領(lǐng)導廠(chǎng)商Silicon Labs(芯科實(shí)驗室有限公司)今日宣布針對高速網(wǎng)絡(luò )、通信和數據中心等當今互聯(lián)網(wǎng)基礎設施的根基,推出業(yè)界最高頻率靈活性和領(lǐng)先抖動(dòng)性能的時(shí)鐘解決方案。Silicon Labs的新一代Si534x“片上時(shí)鐘樹(shù)“系列產(chǎn)品包括高性能時(shí)鐘發(fā)生器和高集成度Multi-PLL抖動(dòng)衰減器。這些單芯片、超低抖動(dòng)時(shí)鐘芯片整合了時(shí)鐘合成與抖動(dòng)衰減功能,設計旨在減少光傳輸網(wǎng)絡(luò )、無(wú)線(xiàn)基礎設施、寬帶接入/匯聚、電信級以太網(wǎng)、測試和測量以及企業(yè)和數據中心設備(包
- 關(guān)鍵字: Silicon Labs Multi-PLL 時(shí)鐘
探討如何為定時(shí)應用選擇合適的PLL振蕩器

- 十幾年前,頻率控制行業(yè)推出了基于鎖相環(huán)(PLL)的振蕩器,這是一項開(kāi)拓性創(chuàng )新技術(shù),采用了傳統晶體振蕩器(XO)所沒(méi)有的多項特性。憑借內部時(shí)鐘合成器IC技術(shù),基于PLL的XO可編程來(lái)支持更寬廣的頻率范圍。這一突破消除了為在特定頻率實(shí)現共振而切割和加工石英所需的材料加工工藝步驟。這一創(chuàng )新也使得對基于PLL的XO進(jìn)行頻率編程成為可能并且實(shí)現極短交貨周期。 鑒于傳統振蕩器交貨周期可能接近14周或更長(cháng),許多硬件設計人員渴望利用可編程振蕩器獲得顯著(zhù)的交貨周期優(yōu)勢。不幸的是,嚴重的問(wèn)題發(fā)生了。一些已經(jīng)從傳統X
- 關(guān)鍵字: 振蕩器 PLL SoC
Silicon Labs推出業(yè)界最低抖動(dòng)的時(shí)鐘系列產(chǎn)品

- 高性能模擬與混合信號IC領(lǐng)導廠(chǎng)商Silicon Labs今日宣布針對高速網(wǎng)絡(luò )、通信和數據中心等當今互聯(lián)網(wǎng)基礎設施的根基,推出業(yè)界最高頻率靈活性和領(lǐng)先抖動(dòng)性能的時(shí)鐘解決方案。Silicon Labs的新一代Si534x“片上時(shí)鐘樹(shù)“系列產(chǎn)品包括高性能時(shí)鐘發(fā)生器和高集成度Multi-PLL抖動(dòng)衰減器。這些單芯片、超低抖動(dòng)時(shí)鐘芯片整合了時(shí)鐘合成與抖動(dòng)衰減功能,設計旨在減少光傳輸網(wǎng)絡(luò )、無(wú)線(xiàn)基礎設施、寬帶接入/匯聚、電信級以太網(wǎng)、測試和測量以及企業(yè)和數據中心設備(包括邊緣路由器、交換機、
- 關(guān)鍵字: Silicon Labs Si534x Multi-PLL
ADIsimPE確立電路速度、精度和虛擬原型開(kāi)發(fā)標準

- Analog Devices, Inc.(ADI),全球領(lǐng)先的高性能信號處理解決方案提供商,最近推出了ADIsimPE?(個(gè)人版)仿真器,此款仿真器適合線(xiàn)性和混合信號應用,能夠進(jìn)行虛擬原型開(kāi)發(fā),以滿(mǎn)足資源有限且要求產(chǎn)品快速上市的客戶(hù)的需求。ADIsimPE由SIMetrix/SIMPLIS?仿真器供電,它使用SIMetrix SPICE仿真線(xiàn)性電路,如精密基準電壓源、運算放大器和線(xiàn)性調節器以及SIMPLIS(分段線(xiàn)性系統仿真),從而高速分析PLL之類(lèi)的非線(xiàn)性電路并且能夠切換電源
- 關(guān)鍵字: Analog Devices ADIsimPower PLL
德州儀器推出14GHz 分數N分頻鎖相環(huán)

- 日前,德州儀器 (TI) 宣布推出支持高級頻率調制功能的業(yè)界最高性能 14GHz 分數 N分頻PLLatinum? 鎖相環(huán) (PLL)。該 LMX2492 提供業(yè)界最佳噪聲性能,比性能最接近的同類(lèi)競爭器件低 6dB,可提升射頻 (RF) 靈敏度以及雷達覆蓋范圍及精確度。此外,該器件還支持 200MHz 的相位頻率檢測器、5V 充電泵電源以及 500 MHz 至 14GHz 的寬泛工作頻率。LMX2492 提供工業(yè)及汽車(chē)級(1 級)版本,適用于軍事與汽車(chē)雷達、微波回程、通信以及測量測試應用?! MX2
- 關(guān)鍵字: TI PLL LMX2492
ADI發(fā)布三款全新的鎖相環(huán)(PLL)器件

- Analog Devices, Inc. (NASDAQ:ADI)近日發(fā)布三款全新的鎖相環(huán)(PLL)器件ADF5355/ADF4355-2/ADF4155,其中一款具有業(yè)界最寬的頻率覆蓋范圍和最低的壓控振蕩器(VCO)相位噪聲,且在單個(gè)器件中實(shí)現這些性能。ADF5355 PLL具有同類(lèi)最寬的55 MHz至14 GHz頻譜范圍;而ADF4355-2 PLL的頻譜范圍為55 MHz至4.4 GHz。這些器件可供需要單片高性能寬帶頻率合成器的RF和微波通信系統設計人員使用。這兩款PLL均集成超低相位噪聲VC
- 關(guān)鍵字: ADI PLL ADF5355
IC時(shí)鐘分配系統中的PLL

- 相位噪聲源: 振蕩器的單邊帶相位噪聲主要特性通常如圖5所示,該相位噪聲(單位:dBc/Hz)在對數尺度上被繪制成偏移頻率f0的函數。 實(shí)際曲線(xiàn)近似由一系列區間構成,每一區間的斜率為1/fx,其中X=0表示白相位噪聲區間,即此時(shí)曲線(xiàn)斜率為0dB/decade。當X=1時(shí),相位噪聲區間則稱(chēng)為閃爍相位噪聲,其斜率為-20dB/decade。依此類(lèi)推,其它區間則對應更大的X值。X值越大的區間與載波頻率越接近。 圖6所示為PLL時(shí)鐘發(fā)生器中相位噪聲的曲線(xiàn)圖。需要注意的是,本圖與前述圖5中所示的
- 關(guān)鍵字: IC時(shí)鐘 PLL 噪聲 振蕩器 相位抖動(dòng)
IC時(shí)鐘分配系統中的鎖相環(huán)

- 我們在本系列文章的前一部分[鏈接]已經(jīng)討論了鎖相環(huán)(PLL)的應用以及在時(shí)鐘分配系統中,PLL相對于傳統振蕩器的優(yōu)勢。接下來(lái)我們將會(huì )闡述基于PLL的時(shí)鐘分配系統的重要參數,這些參數都是設計時(shí)必須考慮的。例如,在實(shí)踐過(guò)程中,時(shí)鐘的準確時(shí)序對所有分配系統而言都非常重要。如果時(shí)鐘位置偏差范圍大,則可能會(huì )導致系統發(fā)生故障。時(shí)域中的這些偏差被稱(chēng)為“抖動(dòng)”。此外,抖動(dòng)又分多個(gè)類(lèi)別,譬如周期性抖動(dòng)、周期間抖動(dòng)、RMS抖動(dòng)、長(cháng)期抖動(dòng)以及相位抖動(dòng)。在本章節,我們將重點(diǎn)闡述“相位抖動(dòng)&
- 關(guān)鍵字: IC時(shí)鐘 PLL 噪聲 振蕩器 相位抖動(dòng)
采用高性能時(shí)序幫助電路板設計人員工作

- 大部分電路板設計人員知道時(shí)鐘組件選擇并不簡(jiǎn)單。好在設計并提供時(shí)序組件的大公司認識到客戶(hù)面臨的這一問(wèn)題,提供工具支持設計人員迅速完成時(shí)鐘樹(shù),并不要求設計人員是模擬設計PhD。讓我們看一下目前選擇并設計時(shí)鐘組件所需要處理的某些問(wèn)題,討論完成每一項工作需要哪些幫助。在電路板設計流程中,時(shí)鐘提供服務(wù)功能以滿(mǎn)足體系結構構建模塊的要求。在選擇這些體系結構組件之前,還無(wú)法確定所有的時(shí)鐘規范。注意,某些復雜的通信系統的確解決了體系結構的一些時(shí)序功能問(wèn)題,例如,網(wǎng)絡(luò )同步等。選擇了體系結構單元后,電路板設計人員應注意電源
- 關(guān)鍵字: 電路板 LED IDT PLL
STM32再學(xué)習——時(shí)鐘初始化

- STM32F系列微處理器,或者說(shuō)是Cortex-M3內核的MCU內,都集成了一個(gè)叫PLL的東西。PLL就是鎖相回路或鎖相環(huán)(Phase Locked Loop),用來(lái)統一整合時(shí)脈訊號,使內存能正確的存取資料。PLL用于振蕩器中的反饋技術(shù),將外部的輸入信號與內部的振蕩信號同步,鎖相環(huán)路的基本方框圖如下圖所示。一句話(huà),PLL用來(lái)控制STM32F的時(shí)鐘頻率的??偠灾?,STM32F系列MCU使用了這個(gè)東西,而我們在MCU上電之后,也就要對其正確的初始化,這樣,我們才能得到我們需要的時(shí)鐘配置。
- 關(guān)鍵字: 微處理器 STM32F PLL MCU 時(shí)鐘
時(shí)鐘電路-計算機的心臟
- 所有的數字電路都需要依靠時(shí)鐘信號來(lái)使組件的運作同步,每單位時(shí)間內電路可運作的次數取決于時(shí)鐘的頻率,因此時(shí) ...
- 關(guān)鍵字: 可編程時(shí)鐘 時(shí)鐘發(fā)生器 PLL
spf-pll介紹
您好,目前還沒(méi)有人創(chuàng )建詞條spf-pll!
歡迎您創(chuàng )建該詞條,闡述對spf-pll的理解,并與今后在此搜索spf-pll的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對spf-pll的理解,并與今后在此搜索spf-pll的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
