- 當今的馬達控制與汽車(chē)應用設計要求高速ADC能夠對輔助輸入/輸出信號進(jìn)行數字化,將結果實(shí)時(shí)輸出至處理器,并同步進(jìn)行采樣以維持正確的相位信息。在小尺寸封裝內滿(mǎn)足這些要求是所有IC供應商面臨的挑戰。解決方案AD7356
- 關(guān)鍵字:
ADC 精密 高精度 低功耗
- 新的應用需求不斷推動(dòng)模擬技術(shù)的發(fā)展:性能越來(lái)越高,集成度不斷提高。ADC產(chǎn)品作為模擬IC的重要成員,在符合上述發(fā)展的趨勢下,還存在自身的特點(diǎn)hellip;hellip;
當使用“巧克力”手機時(shí),不用按
- 關(guān)鍵字:
ADC 性能 低功耗
- 包含千兆采樣率ADC的系統設計會(huì )遇到許多復雜情況。面臨的主要挑戰包括時(shí)鐘驅動(dòng)、模擬輸入級和高速數字接口。本文探討了如何才能克服這些挑戰,并給出了在千兆赫茲的速度下進(jìn)行系統優(yōu)化的方法。在討論中,時(shí)鐘設計、差
- 關(guān)鍵字:
3GSps ADC 超高速 系統設計
- 理論上,一個(gè)ADC的SNR(信號與噪聲的比值)等于(6.02N+1.76)dB,這里N等于A(yíng)DC的位數。雖然我的數學(xué)技巧有點(diǎn)生疏,但我認為任何一個(gè)16位轉換器的信噪比應該是98.08dB。但當我查看模數轉換器 的數據手冊時(shí),我看到一些不
- 關(guān)鍵字:
ADC SNR
- 摘要:本文采用博亞20MHz高穩定度晶體振蕩器、集成VCO的低相位噪聲鎖相環(huán)時(shí)鐘芯片LMX2531、高精度時(shí)鐘扇出器HMC987LP5E和多階低通濾波器,實(shí)現具有低相噪特性的4路并行輸出、頻率最高為2.5GHz的高速時(shí)鐘電路的設計。
- 關(guān)鍵字:
高速時(shí)鐘 ADC 201207
- 摘要:對多標準無(wú)線(xiàn)通信系統中的A/D轉換器進(jìn)行了研究,根據無(wú)線(xiàn)通信系統的特點(diǎn),構建了一個(gè)新型可重構流水線(xiàn)A/D轉換器結構,該A/D轉換器的可重構功能是通過(guò)在低分辨率下關(guān)斷子級流水線(xiàn)來(lái)實(shí)現的。轉換器的系統指標
- 關(guān)鍵字:
設計 ADC 流水線(xiàn) 重構
- 0 引言 模數轉換器(ADC)在信號處理中起了一個(gè)非常重要的作用。在數字音頻、數字電視、圖像編碼及頻率合 ...
- 關(guān)鍵字:
三階 單環(huán) 調制器 ADC
- Maxim 高速ADC MAX12559 MAX2055 MAX2027 緩沖器現代通信系統創(chuàng )新設計主要表現在直接變頻和高中頻架構,全數字接收機的設計目標要求模數轉換器(ADC)以更高的采樣率提供更高的分辨率(擴大系統的動(dòng)態(tài)范圍)。在新興的3G
- 關(guān)鍵字:
ADC 緩沖放大器
- ADC 雙積分式1.轉換方式V-T型間接轉換ADC。2. 電路結構圖11.11.1是這種轉換器的原理電路,它由積分器(由集成運放A組成)、過(guò)零比較器(C)、時(shí)鐘脈沖控制門(mén)(G)和計數器(FF0~FFn)等幾部分組成。 圖11.11.1 雙積分A/D轉
- 關(guān)鍵字:
ADC 雙積分 模數轉換器
- ADC 并行比較型1.轉換方式直接轉換ADC。2.電路結構3位并行比較型A/D轉換器原理電路如圖11.9.1所示。它由電阻分壓器、電壓比較器、寄存器及編碼器組成。
圖11.9.1 3位并行A/D轉換器3.工作原理圖中的8個(gè)電阻將參考電
- 關(guān)鍵字:
ADC 并行 比較
- ADC 逐次比較型1.轉換方式直接轉換ADC2.電路結構逐次逼近ADC包括n位逐次比較型A/D轉換器如圖11.10.1所示。它由控制邏輯電路、時(shí)序產(chǎn)生器、移位寄存器、D/A轉換器及電壓比較器組成。
圖11.10.1逐次比較型A/D轉換器框
- 關(guān)鍵字:
ADC 比較
- 這種設計方案針對低檔八管腳flash存儲的8位微處理器,例如Freescale的MC68HC908QT4A,但是它也同樣適用于任何一款擁有ADC模塊的8位微處理器。在芯片內,ADC轉換輸入的模擬電壓成數字信號格式。數字信號格式為8位的十
- 關(guān)鍵字:
ADC 微處理器 電壓 編碼
- 例1 利用驅動(dòng)庫函數的8x過(guò)采樣代碼段1.a ADC配置-驅動(dòng)庫函數// // 初始化ADC,使用定序器0對通道1進(jìn)行8x過(guò)采樣// 定序器將被其中一個(gè)通用定時(shí)器觸發(fā)// ADCSequenceConfigure(ADC_BASE, 0, ADC_TRIGGER_TIMER, 0);
- 關(guān)鍵字:
采樣 技術(shù) ADC 控制器 系列 Stellaris
- 概述 Luminary Micro在Stellaris系列微控制器的部分產(chǎn)品中提供了模數轉換器(ADC)模塊。ADC的硬件分辨率為10位,但由于噪音和其它使精度變
- 關(guān)鍵字:
采樣 技術(shù) ADC 控制器 系列 Stellaris
- LTC?2440 是一款具有 5ppm INL 和 5μV 偏移的高速 24 位無(wú)延遲增量累加 (No Latency ΔΣTM) ADC。它采用 ...
- 關(guān)鍵字:
可變速度 分辨率 ADC LTC2440
sar-adc介紹
您好,目前還沒(méi)有人創(chuàng )建詞條sar-adc!
歡迎您創(chuàng )建該詞條,闡述對sar-adc的理解,并與今后在此搜索sar-adc的朋友們分享。
創(chuàng )建詞條