<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> risc-v處理器

Lark Board評估板 Cyclone V SoC的專(zhuān)用舞臺

  • 隨著(zhù)FPGA技術(shù)的高速發(fā)展,芯片規模不斷提升,帶來(lái)了更強的性能的同時(shí),也實(shí)現了更低的功耗。FPGA憑借其強大的并行信號處理能力,在應對控制復雜度低、數據量大的運算時(shí)具有較強的優(yōu)勢。但是在復雜算法的實(shí)現上,FPGA
  • 關(guān)鍵字: FPGA  RISC  英蓓特  

RISC或CISC真的有差嗎?

  • 精簡(jiǎn)指令RISC和復雜指令CISC之爭從來(lái)沒(méi)有落下帷幕,每隔一段時(shí)間就拿出來(lái)吵,實(shí)際只有合不合適,對不對口,沒(méi)有好壞之分。
  • 關(guān)鍵字: RISC  CISC  

基于A(yíng)tmega16的室內照明系統設計

  •   照明是室內環(huán)境設計的重要組成部分,光照的作用,對人的視覺(jué)功能尤為重要。而長(cháng)期以來(lái),將自然光與室內智能照明系統相結合的方式一直被設計者忽略,大部分的室內場(chǎng)所仍沿用單一的傳統照明方式,在一些公用場(chǎng)所的照明設備長(cháng)時(shí)間打開(kāi),不僅導致能源浪費,而且加速了設備老化。   1 系統結構和工作原理   1. 1 系統結構   室內照明控制系統的設計主要采用Atmega16 單片機作為MCU 控制器,與LED 顯示技術(shù)、光感技術(shù)、按鍵采集與處理技術(shù)、紅外線(xiàn)傳感技術(shù)、延時(shí)技術(shù)等技術(shù)相結合,然后實(shí)現室內照明設備的智能
  • 關(guān)鍵字: Atmega16  RISC   

零基礎學(xué)FPGA(十四)第一片IC——精簡(jiǎn)指令集RISC_CPU設計精講

  •   不得不說(shuō),SDRAM的設計是我接觸FPGA以來(lái)調試最困難的一次設計,早在一個(gè)多月以前,我就開(kāi)始著(zhù)手想做一個(gè)SDRAM方面的教程,受特權同學(xué)影響,開(kāi)始學(xué)習《高手進(jìn)階,終極內存技術(shù)指南》這篇論文,大家都知道這篇文章是學(xué)習內存入門(mén)的必讀文章,小墨同學(xué)花了一些時(shí)間在這上面,說(shuō)實(shí)話(huà)看懂這篇文章是沒(méi)什么問(wèn)題的,文件講的比較直白,通俗易懂,很容易入手。當了解了SDRAM工作方式之后,我便開(kāi)始寫(xiě)代碼,從特權同學(xué)的那篇經(jīng)典教程里面,我認真研讀代碼的來(lái)龍去脈,終于搞懂了特權同學(xué)的設計思想,并花了一些時(shí)間將代碼自己敲一遍,
  • 關(guān)鍵字: FPGA  RISC  

基于Microblaze的經(jīng)典設計匯總,提供軟硬件架構、流程、算法

  •   Microblaze嵌入式軟核是一個(gè)被Xilinx公司優(yōu)化過(guò)的可以嵌入在FPGA中的RISC處理器軟核,具有運行速度快、占用資源少、可配置性強等優(yōu)點(diǎn),廣泛應用于通信、軍事、高端消費市場(chǎng)等領(lǐng)域。支持CoreConnect總線(xiàn)的標準外設集合。Microblaze處理器運行在150MHz時(shí)鐘下,可提供125 D-MIPS的性能,非常適合設計針對網(wǎng)絡(luò )、電信、數據通信和消費市場(chǎng)的復雜嵌入式系統。本文介紹基于Microblaze的設計實(shí)例,供大家參考。   雙Microblaze軟核處理器的SOPC系統設計
  • 關(guān)鍵字: RISC  Xilinx  GPIO  

可充電觸屏遙控模塊設計

  •   摘要   本文介紹了使用MSP430作為主處理器實(shí)現可充電的觸屏遙控模塊,該設計方案支持紅外(IR)信號傳輸,且可擴展RF和NFC無(wú)線(xiàn)傳輸方式;用戶(hù)輸入采用觸摸按鍵實(shí)現,設計簡(jiǎn)潔美觀(guān);系統可由電池供電,且自帶可充電模塊,可由USB或者直流電源適配器充電。TI的430系列MCU產(chǎn)品功耗低,可為便攜式電子設備提供更長(cháng)的使用壽命;其內嵌LCD驅動(dòng)器,可以方便實(shí)時(shí)顯示監測數據;其支持多種觸摸按鍵實(shí)現方式,設計簡(jiǎn)便靈活。   簡(jiǎn)介   遙控設備在日常生活中非常易見(jiàn),家電遙控器、玩具遙控器等方便了用戶(hù)對設備
  • 關(guān)鍵字: MSP430  RISC  SoC  

基于VIM的嵌入式存儲控制器的研究與實(shí)現

  •   1 引言   隨著(zhù)VLSI技術(shù)的迅猛發(fā)展,微處理器主頻日益提高、性能飛速增長(cháng),盡管與此同時(shí)存儲器集成度也越來(lái)越高、存取延時(shí)也在不斷下降,但是處理器性能的年增長(cháng)速度為50%~60%,而存儲器性能每年提高的幅度只有5%~7%,DRAM存儲器的低帶寬和高延遲使高性能處理器無(wú)法充分發(fā)揮其性能,處理器和存儲器之間速度的差距越來(lái)越成為制約整個(gè)系統性能的瓶頸。眾多的研究者從微體系結構出發(fā),采取亂序執行、多線(xiàn)程、預取、分支預測、推斷執行等技術(shù),或多級Cache的層次式存儲結構來(lái)彌補微處理器與存儲器性能差距,但是這些
  • 關(guān)鍵字: VIM  SRAM  RISC  

嵌入式系統架構(四):RISC家族之MIPS處理器

  •   MIPS是美國歷史悠久的RISC處理器體系,其架構的設計,也如美國人的性格一般,相當的大氣且理想化。MIPS架構起源,可追溯到1980年代,斯坦福大學(xué)和伯克利大學(xué)同時(shí)開(kāi)始RISC架構處理器的研究。   MIPS公司成立于1984年,隨后在 1986年推出第一款R2000處理器,在1992年時(shí)被SGI所并購,但隨著(zhù)MIPS架構在桌面市場(chǎng)的失守,后來(lái)在1998年脫離了SGI,成為MIPS技術(shù)公司,并且在1999年重新制定 公司策略,將市場(chǎng)目標導向嵌入式系統,并且統一旗下處理器架構,區分為32-bit以及
  • 關(guān)鍵字: 嵌入式系統  RISC  MIPS  

嵌入式系統架構(三):RISC家族之Tensilica架構

  •   Tensilica公司的 Xtensa 處理器是一個(gè)可以自由配置、可以彈性擴張,并可以自動(dòng)合成的處理器核心。Xtensa 是第一個(gè)專(zhuān)為嵌入式單芯片系統而設計的微處理器。為了讓系統設計工程師能夠彈性規劃、執行單芯片系統的各種應用功能,Xtensa 在研發(fā)初期就已鎖定成一個(gè)可以自由裝組的架構,因此我們也將其架構定義為可調式設計。   Tensilica公司的主力產(chǎn)品線(xiàn)為Xtensa,該產(chǎn)品可讓系統設計工程師可以挑選所需的單元架構,再加上自創(chuàng )的新指令與硬件執行單元,就可以設計出比其它傳統方式強大數倍的處理
  • 關(guān)鍵字: 嵌入式系統  RISC  Tensilica  

嵌入式系統架構(二):RISC家族之ARC架構

  •   與其它RISC處理器技術(shù)相較起來(lái),ARC的可調整式(Configurable)架構,為其在變化多端的芯片應用領(lǐng)域中爭得一席之地。其可調整式架構主要著(zhù)眼于不同的應用,需要有不同的功能表現,固定式的芯片架構或許可以面面俱到,但是在將其設計進(jìn)入產(chǎn)品之后,某些部分的功能可能完全沒(méi)有使用到的機會(huì ),即使沒(méi)有使用,開(kāi)發(fā)商仍需支付這些〝多余〞部分的成本,形成了浪費。   由于制程技術(shù)的進(jìn)步,芯片體積的微縮化,讓半導體廠(chǎng)商可以利用相同尺寸的晶圓切割出更多芯片,通過(guò)標準化,則是有助于降低芯片設計流程,單一通用IP所設計
  • 關(guān)鍵字: RISC  ARM  ARC  

嵌入式系統架構(一):RISC家族之ARM處理器 

  •   ARM公司于1991年成立于英國劍橋,主要出售芯片設計技術(shù)的授權。目前,采用ARM技術(shù)智能財產(chǎn)(IP)核心的處理器,即我們通常所說(shuō)的ARM 處理器,已遍及工業(yè)控制、消費類(lèi)電子產(chǎn)品、通信系統、網(wǎng)絡(luò )系統、無(wú)線(xiàn)系統等各類(lèi)產(chǎn)品市場(chǎng),基于A(yíng)RM技術(shù)的處理器應用約占據了32位RISC微處理器 75%以上的市場(chǎng),ARM技術(shù)不止逐步滲入到我們生活的各個(gè)方面,我們甚至可以說(shuō),ARM于人類(lèi)的生活環(huán)境中,已經(jīng)是不可或缺的一環(huán)。   目前市面上常見(jiàn)的ARM處理器架構,可分為ARM7、ARM9以及ARM11,新推出的Cort
  • 關(guān)鍵字: RISC  ARM  MIPS  

一種基于MC32P21單片機的移動(dòng)電源設計方案

  •   移動(dòng)電源是一種集供電和充電功能于一體的便攜式充電器,可以給手機等數碼設備隨時(shí)隨地充電或待機供電。一般由鋰電芯或者干電池作為儲電單元。區別于產(chǎn)品內部配置的電池,也叫外掛電池。一般配備多種電源轉接頭, 通常具有大容量、多用途、體積小、壽命長(cháng)和安全可靠等特點(diǎn),是可隨時(shí)隨地為智能手機、平板電腦、數碼相機、MP3、MP4等多種數碼產(chǎn)品供電或待機充電的功能產(chǎn)品。   移動(dòng)電源可以通過(guò)USB電纜線(xiàn)使用在任何符合USB國際標準的設備,其具有短路、過(guò)充過(guò)放、恒流恒壓等保護措施,還有高性能電源管理技術(shù)。   移動(dòng)電源
  • 關(guān)鍵字: RISC  MC32P21  移動(dòng)電源  

研華全系RISC/ARM計算平臺,搭載Freescale?i.MX6處理器

  •   全球嵌入式計算平臺領(lǐng)導廠(chǎng)商研華科技將推出全系嵌入式RISC/ARM平臺解決方案。該系列產(chǎn)品搭載Freescale® i.MX6系列處理器并支持ARM®Cortex™-A9微架構。 研華RISC計算解決方案包括ROM-3420 RTX 2.0、ROM-5420 SMARC、ROM-7420 Qseven、RSB-4410 3.5” SBC、UBC-DS31緊湊型標牌播放器和UBC-200網(wǎng)絡(luò )網(wǎng)關(guān)工控機。 Freescale® i.MX6系列處理器可提供卓越
  • 關(guān)鍵字: 研華  RISC/ARM  Freescale  

電梯故障記錄儀系統設計

  • 為了保證電梯安全運行,同時(shí)減少事故的發(fā)生,本文設計一種基于A(yíng)RM的電梯故障實(shí)時(shí)記錄儀系統。整個(gè)系統以ARM微控制器為核心,以無(wú)線(xiàn)為信號傳輸介質(zhì),進(jìn)行電梯信號的采集、傳輸、判斷和存儲,將相鄰信號進(jìn)行對比,把故障信號顯示在LCD顯示屏上,同時(shí)存儲于FLASH中。系統主要由無(wú)線(xiàn)收發(fā)模塊、門(mén)系統信號采集模塊、屏控制系統信號采集模塊、井道設備系統信號采集模塊等構成。初步實(shí)驗表明,這些模塊在A(yíng)RM芯片的控制下,基本實(shí)現對電梯運行狀態(tài)、故障及事故前各種數據的采集和記錄,具有及時(shí)顯示危險信號,提示電梯故障等功能,能有效保
  • 關(guān)鍵字: 電梯  故障  RISC  嵌入式  S3C2440A  201406  

基于Nios II軟核的多核處理器系統的設計與實(shí)現

  • 本文設計了一個(gè)基于FPGA解決方案的多核處理器系統,整體上提高了系統性能,解決了單核處理能力提升受到的制約。通過(guò)對多核系統體系結構和核間通信技術(shù)的研究,最終實(shí)現了一個(gè)利用互斥核實(shí)現資源共享的雙Nios II軟核處理器系統,并在A(yíng)ltera公司的FPGA開(kāi)發(fā)板DE2上進(jìn)行測試,測試結果表明所設計的雙核系統能穩定運行。
  • 關(guān)鍵字: FPGA  Nios II  雙核  互斥核  RISC  201405  
共365條 21/25 |‹ « 16 17 18 19 20 21 22 23 24 25 »

risc-v處理器介紹

您好,目前還沒(méi)有人創(chuàng )建詞條risc-v處理器!
歡迎您創(chuàng )建該詞條,闡述對risc-v處理器的理解,并與今后在此搜索risc-v處理器的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>