EEPW首頁(yè) >>
主題列表 >>
philips-xilinx
philips-xilinx 文章 進(jìn)入philips-xilinx技術(shù)社區
基于賽靈思Virtex-5 FPGA的LTE仿真器實(shí)現

- 功能強大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網(wǎng)絡(luò )提供可重配置無(wú)線(xiàn)測試設備。長(cháng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標準,它打破了現有蜂窩網(wǎng)絡(luò )的固有模式。LTE與前代UMTS和GSM標準相比,除采用高頻譜效率的射頻技術(shù)外,其架構還得到了大幅簡(jiǎn)化。LTE系統的無(wú)線(xiàn)接入部分Node-B,是連接無(wú)線(xiàn)電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò )之間的邊緣設備。這種架構無(wú)法監測和測試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線(xiàn)電接口,才能有效地測試LTE網(wǎng)絡(luò )元件。 這正是Prisma
- 關(guān)鍵字: Xilinx FPGA Virtex-5
以基于賽靈思 FPGA 的硬件加速技術(shù)打造高速系統

- 設計人員時(shí)常需要通過(guò)增加計算能力或額外輸入(或兩者)延長(cháng)現有的嵌入式系統的壽命。而可編程系統平臺在這里大有用武之地。我們曾經(jīng)希望用安全網(wǎng)絡(luò )連接功能升級一套網(wǎng)絡(luò )可編程系統。安全網(wǎng)絡(luò )連接功能需要加密才能運行安全外殼 (SSH)、傳輸層安全 (TLS)、安全套接層(SSL) 或虛擬專(zhuān)用網(wǎng) (VPN) 等協(xié)議。這種安全需求與把各種系統接入因特網(wǎng)的需求同步增長(cháng),例如,為了啟用遠程管理與分布式控制系統。 因該領(lǐng)域仍在發(fā)展并且標準尚未固定,因此成本主要取決于一次性工程費用。所以,FPGA 技術(shù)能實(shí)現最高價(jià)值。
- 關(guān)鍵字: Xilinx FPGA
賽靈思推出ISE 12.3設計套件,引入AMBA 4 AXI4 IP 核
- ISE12.3增強PlanAhead 設計與分析控制臺,并進(jìn)一步優(yōu)化功耗,標志著(zhù)支持 AXI4 接口IP的推出,和即插即用FPGA 設計的實(shí)現 賽靈思公司(Xilinx, Inc. )宣布推出 ISE® 12.3設計套件,這標志著(zhù)這個(gè)FPGA 行業(yè)領(lǐng)導者針對片上系統設計的互聯(lián)功能模塊, 開(kāi)始推出滿(mǎn)足AMBA® 4 AXI4 規范的IP核,以及用于提高生產(chǎn)力的 PlanAhead™ 設計和分析控制臺,同時(shí)還推出了用于降低了Spartan®-6 FPG
- 關(guān)鍵字: Xilinx FPGA ISE
手把手課堂:Xilinx FPGA設計時(shí)序約束指南

- 作為賽靈思用戶(hù)論壇的定期訪(fǎng)客,我注意到新用戶(hù)往往對時(shí)序收斂以及如何使用時(shí)序約束來(lái)達到時(shí)序收斂感到困惑。為幫助 FPGA設計新手實(shí)現時(shí)序收斂,讓我們來(lái)深入了解時(shí)序約束以及如何利用時(shí)序約束實(shí)現FPGA 設計的最優(yōu)結果。 何為時(shí)序約束? 為保證設計的成功,設計人員必須確保設計能在特定時(shí)限內完成指定任務(wù)。要實(shí)現這個(gè)目的,我們可將時(shí)序約束應用于連線(xiàn)中——從某 FPGA 元件到 FPGA 內部或 FPGA 所在 PCB 上后續元件輸入的一條或多條路徑。 在 FPGA 設計
- 關(guān)鍵字: Xilinx FPGA 設計時(shí)序
賽靈思變革生態(tài)系統加速可編程平臺主流應用進(jìn)程
- 日前, 全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,為建立新的 FPGA 應用市場(chǎng), 賽靈思公司將通過(guò)其開(kāi)放式平臺以及對業(yè)界重要標準的支持變革生態(tài)系統, 推動(dòng)賽靈思聯(lián)盟計劃向縱深層次發(fā)展。作為該計劃的一部分, 賽靈思將幫助 FPGA 用戶(hù)根據其具體的設計與開(kāi)發(fā)要求更方便快捷地找到理想的合作伙伴, 同時(shí)提升客戶(hù)與賽靈思聯(lián)盟計劃成員合作時(shí)的滿(mǎn)意度和質(zhì)量。 賽靈思合作伙伴生態(tài)系統及聯(lián)盟高級總監 Dave Tokic 指出: “客戶(hù)開(kāi)始越來(lái)
- 關(guān)鍵字: Xilinx ASIC ASSP
三大系列28nm器件成功融入主流高端ASIC和ASSP市場(chǎng)

- 自上世紀80年代中期FPGA作為1,500 ASIC等效門(mén)器件首次進(jìn)入市場(chǎng)以來(lái),FPGA已經(jīng)取得了長(cháng)足的發(fā)展。二十年后,隨著(zhù)賽靈思新款7系列的推出,FPGA準備實(shí)踐其曾經(jīng)的承諾,即在某天完全取代ASIC,成為電子行業(yè)的主流邏輯IC。隨著(zhù)7系列FPGA的推出,通過(guò)更低的傳統上由ASIC和ASSP占據主要地位的中低批量應用市場(chǎng)的總擁有成本,同時(shí)為大批量應用市場(chǎng)提供等同的總擁有成本,賽靈思進(jìn)而從PLD生產(chǎn)商搖身一變成為了一流的邏輯IC供應商。另外,這種總擁有成本上的優(yōu)勢與傳統上FPGA能夠加速產(chǎn)品面市和降低
- 關(guān)鍵字: Xilinx 28nm ASIC ASSP
基于并行相關(guān)的實(shí)時(shí)時(shí)差估計器設計與實(shí)現
- 摘要:從相關(guān)時(shí)差估計的基本原理出發(fā),提出了一種并行時(shí)域相關(guān)結構,基于這種并行結構設計實(shí)現了一種簡(jiǎn)單高效...
- 關(guān)鍵字: FPGA無(wú)源定位 AD9211 并行結構 Xilinx
philips-xilinx介紹
您好,目前還沒(méi)有人創(chuàng )建詞條philips-xilinx!
歡迎您創(chuàng )建該詞條,闡述對philips-xilinx的理解,并與今后在此搜索philips-xilinx的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對philips-xilinx的理解,并與今后在此搜索philips-xilinx的朋友們分享。 創(chuàng )建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
