<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> pcie 3.0

PCIE 3.0的發(fā)射機物理層測試

  • 一、PCIE 3.0與 PCIE 2.0PCIE 3.0相對于它的前一代PCIE 2.0的最主要的一個(gè)區別是速率由5GT/s提升到了8GT/s。為了保證數據傳輸密度和直流平衡以及時(shí)鐘恢復,PCIE 2.0中使用了8B/10B編碼,即將每8位有效數據編碼為10位
  • 關(guān)鍵字: PCIE  3.0  發(fā)射機  物理層測試    

RapidIO的應用與未來(lái)

  •   在嵌入式設計中,RapidIO是一個(gè)重要的、并得到廣泛應用的接口標準。帶著(zhù)對RapidIO的技術(shù)本身及其未來(lái)前景的疑問(wèn),筆者借RTA年會(huì )的機會(huì )專(zhuān)訪(fǎng)了據RapidIO行業(yè)協(xié)會(huì )創(chuàng )始人兼執行董事Sam Fuller先生。 RapidIO行業(yè)協(xié)會(huì )創(chuàng )始人兼執行董事Sam Fuller先生   RapidIO行業(yè)協(xié)會(huì )誕生于2000年,其主要目標是為嵌入式系統開(kāi)發(fā)可靠的、 高性能、 基于包交換的互連技術(shù),2001年正式發(fā)表了第一代RapidIO基本規范,到現在已發(fā)布RapidIO 2.2正式規范,第三的規范
  • 關(guān)鍵字: RapidIO  IDT  PCIe  

安森美推出新時(shí)鐘及數據、開(kāi)關(guān)及保護器件

  • 應用于高能效電子產(chǎn)品的首要高性能硅方案供應商安森美半導體(ON Semiconductor,美國納斯達克上市代號:ONNN)推出一系列新元器件,大幅增強公司用于路由器、服務(wù)器、網(wǎng)絡(luò )設備及自動(dòng)測試設備(ATE)等通信系統之外圍元件高速互連PCI Express(簡(jiǎn)稱(chēng)PCIe)應用的產(chǎn)品陣容。
  • 關(guān)鍵字: 安森美保護器件  PCIe  

基于Wishbone和端點(diǎn)IP的PCIE接口設計

  • 摘要:介紹了FPGA內嵌的PCI Express硬核端點(diǎn)模塊和Wishbone片上總線(xiàn)規范。應用VHDL語(yǔ)言,編程實(shí)現了Wishbone總線(xiàn)的主從端口,以及TLP包的編碼和解碼功能。在FPGA上運行程序并使用Chipscope測試時(shí)序波形,驗證了接口數
  • 關(guān)鍵字: Wishbone  PCIE  接口設計    

彪悍!英特爾PCIe SSD 910拆解[大圖]

  • 各位關(guān)注SSD的話(huà),相比還記得此前我們介紹過(guò)IDF2012大會(huì )上,英特爾推出的PCI-E固態(tài)盤(pán)910系列產(chǎn)品。此次,我們將為大家重點(diǎn)介紹容量為800GB的SSD 910產(chǎn)品。
  • 關(guān)鍵字: 英特爾  PCIe  SSD  910  

基于PCIe總線(xiàn)的航空視頻采集記錄系統的設計

  • 摘要:PCIe總線(xiàn)不僅硬件接口簡(jiǎn)單,軟件和PCI總線(xiàn)完全兼容,而且傳輸速度數十倍于PCI總線(xiàn)。針對載機任務(wù)系統實(shí)時(shí)視頻采集記錄的需求,設計了一種基于PCIe總線(xiàn)的航空視頻采集記錄系統,利用現場(chǎng)可編程邏輯器件(FPGA)實(shí)
  • 關(guān)鍵字: 記錄  系統  設計  采集  視頻  PCIe  總線(xiàn)  航空  基于  

Silicon Labs公司推出PCI Express定時(shí)芯片

  • 高性能模擬與混合信號IC領(lǐng)導廠(chǎng)商Silicon Laboratories (芯科實(shí)驗室有限公司, NASDAQ: SLAB)今日宣布擴展其PCI Express(PCIe)時(shí)鐘發(fā)生器和時(shí)鐘緩沖器產(chǎn)品組合,為業(yè)界提供范圍最廣的時(shí)鐘解決方案,以滿(mǎn)足PCIe Gen 1/2/3標準的嚴格要求。Silicon Labs擴展的PCIe定時(shí)產(chǎn)品組合包括現用Si5214x時(shí)鐘發(fā)生器和Si5315x時(shí)鐘緩沖器,此兩款產(chǎn)品針對功耗和成本敏感型PCIe應用;同時(shí)還包括針對FPGA和SoC設計應用的Si5335網(wǎng)絡(luò )定制時(shí)鐘發(fā)生
  • 關(guān)鍵字: Silicon  芯片  PCIe  

NI發(fā)布基于NI RIO技術(shù)的全新視覺(jué)與運動(dòng)控制硬件

  • 美國國家儀器有限公司(National Instruments,簡(jiǎn)稱(chēng)NI)近日為NI可重復配置I/O(RIO)技術(shù)推出兩項全新的補充技術(shù),包括用于高級嵌入式視覺(jué)應用的可重復配置的Camera Link圖像采集卡,和用于NI CompactRIO平臺的運動(dòng)控制模塊。NI PCIe-1473R圖像采集卡是一塊基于PC技術(shù)的嵌入式視覺(jué)板卡,將現場(chǎng)可編程門(mén)陣列(FPGA)和Camera Link接口結合,幫助工程師創(chuàng )建高性能嵌入式成像和檢測應用。NI 9502 無(wú)刷伺服驅動(dòng)C系列模塊可讓工程??師直接在可重復配置
  • 關(guān)鍵字: NI  RIO  NI PCIe-1473R  NI 9502   

基于PCIE/104總線(xiàn)的高速數據接口設計

  • 基于PCIE/104總線(xiàn)的高速數據接口設計,摘要:PC/104作為一種工業(yè)嵌入式的總線(xiàn)標準,由于其小尺寸結構、低功耗,以及軟件通用性而被廣泛用于航空航天、工業(yè)控制等領(lǐng)域。這里主要介紹了下一代總線(xiàn)技術(shù)PCIE總線(xiàn)在PC/104標準下的應用。闡述了數據接口卡的系
  • 關(guān)鍵字: 接口  設計  數據  高速  PCIE  總線(xiàn)  基于  

基于PEX8311 PCIE總線(xiàn)的高速圖像采集系統設計

  • 摘要:針對傳統PCI總線(xiàn)帶寬低,不能傳輸高速視頻信號的缺陷,設計了使用芯片PEX8311為PCIExpress橋接芯片,采集傳輸CamLink接口相機圖像的硬件系統。對PEX8311芯片的特點(diǎn)及其工作模式,以及用狀態(tài)機在FPGA中實(shí)現對PE
  • 關(guān)鍵字: 8311  PCIE  PEX  總線(xiàn)    

NS推出全新第三代PCIe中繼器

  • 美國國家半導體公司(National Semiconductor Corp.)(美國紐約證券交易所上市代碼:NSM)宣布推出一系列全新的第三代(8Gbps)PCI Express? (PCIe)中繼器,它實(shí)現了無(wú)與倫比的信號調節性能且功耗極低,因此特別適用于數據中心服務(wù)器和存儲系統。如欲觀(guān)看該系列中繼器的視頻演示,可登錄http://bit.ly/DS80PCI402網(wǎng)頁(yè)瀏覽。
  • 關(guān)鍵字: NS  PCIe  

針對I/O模塊以SUMIT堆棧擴充規格設計概論

  • ???????? SUMIT簡(jiǎn)介   對新產(chǎn)品的設計,SUMIT的中心思想就是提供設計者一個(gè)可堆棧又可擴充式的規格。在相同的小尺寸平臺上,SUMIT的信號包含最先進(jìn)的串行信號以及傳統的I/O擴充bus。SUMIT規格是一種以I/O為主的方式,獨立于堆棧的主板外并且清楚定義連接器以及相關(guān)的堆棧方法。結合過(guò)去與未來(lái)接口的橋梁。SUMIT,是一個(gè)相當全面并多功能的規格。
  • 關(guān)鍵字: SUMIT  PCIe  USB2.0  

基于FPGA的PCIE總線(xiàn)擴展卡的設計

  • 基于FPGA的PCIE總線(xiàn)擴展卡的設計, PCIE(PCI express)是用來(lái)互聯(lián)諸如計算機和通信平臺應用中外圍設備的第三代高性能I/0總線(xiàn)。PCIE體系結構繼承了第二代總線(xiàn)體系結構最有用的特點(diǎn),采用與PCI相同的使用模型和讀/寫(xiě)通信模型,支持各種常見(jiàn)的事務(wù)。其存
  • 關(guān)鍵字: 擴展  設計  總線(xiàn)  PCIE  FPGA  基于  

基于PCIe總線(xiàn)的超高速信號采集卡的設計

  • 摘要:設計一種基于PCIe總線(xiàn)的不間斷采樣和傳輸的超高速數據采集卡。利用雙400MHz、14位AID轉換器實(shí)現了800 MHz、14位的信號高速、高精度采集,論述了利用Xilinx公司FPGA的IPCORE設計實(shí)現PCIe總線(xiàn)控制接口?;赑CIe
  • 關(guān)鍵字: PCIe  總線(xiàn)  超高速  信號采集    

基于FPGA的高速串行交換模塊實(shí)現方法研究

  • 摘要:采用Xilinx公司的Virtex-5系列FPGA設計了一個(gè)用于多種高速串行協(xié)議的數據交換模塊,并解決了該模...
  • 關(guān)鍵字: FPGA  RapidIO  PCIe  高速串行交換  
共177條 10/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »

pcie 3.0介紹

您好,目前還沒(méi)有人創(chuàng )建詞條pcie 3.0!
歡迎您創(chuàng )建該詞條,闡述對pcie 3.0的理解,并與今后在此搜索pcie 3.0的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>