EEPW首頁(yè) >>
主題列表 >>
pcie 3.0
pcie 3.0 文章 進(jìn)入pcie 3.0技術(shù)社區
泰克推出PCI Express 4.0測試解決方案,支持16 GT/s數據速率

- 全球領(lǐng)先的測量解決方案提供商——泰克科技日前宣布,為其PCI Express® (PCIe)套裝測試解決方案提供一系列增強功能,支持16 GT/s數據速率,為業(yè)內提供第一個(gè)支持PCIe 4.0結構的發(fā)射機和接收機自動(dòng)測試解決方案。 PCIe 4.0技術(shù)提高了數據速率,同時(shí)也帶來(lái)了許多全新的測試挑戰,如通道損耗大大提高,總抖動(dòng)預算縮緊,鏈路培訓和定時(shí)要求更加復雜。隨著(zhù)設計裕量縮小,準確的特定標準測量解決方案在調試、設計檢驗和互操作能力測試中發(fā)揮著(zhù)至關(guān)重要的作用。泰克
- 關(guān)鍵字: 泰克 PCIe 4.0
PCIe 4.0即將跨出實(shí)驗室

- 盡管PCI Express (PCIe) 4.0訴求16GT/s傳輸速率的規格要到明年才底定,但已有幾款采用PCIe 4.0架構的晶片即將投片。一旦PCIe 4.0版的所有細節發(fā)布,PCI SIG組織的目標將積極展開(kāi)傳輸速率高達25或32GT/s的5.0新版任務(wù)。 在日前于加州舉行的PCI SIG年度開(kāi)發(fā)者大會(huì )上,包括Cadence、PLDA和Synopsys等業(yè)界廠(chǎng)商展示其PCIe 4.0實(shí)體層、控制器、交換器以及其他IP模組等產(chǎn)品規劃,包括一款采用PCIe 4.0規格的100 Gbit/s
- 關(guān)鍵字: PCIe 4.0
是德科技推出新款 10 位 PCIe? 高速數字化儀,在業(yè)內率先支持10 GS/s 采樣率和直流耦合特性
- 是德科技公司日前推出U5310A 10 位 PCIe® 高速數字化儀,其采樣率高達 10 GS/s。憑借極高的動(dòng)態(tài)范圍、寬廣的 2.5 GHz 帶寬以及在整個(gè)帶寬上的 10 位分辨率,它能夠以高保真度捕獲快速瞬變信號。 這個(gè)獨特的 ADC 板卡專(zhuān)為嵌入式 OEM 系統應用而設計,例如醫學(xué)研究、飛行時(shí)間分析(MS-TOF)、環(huán)境監測(LiDAR)、超聲波無(wú)損測試(NDT)、半導體測試和分布式應變溫度傳感器(DSTS)測試。此外,U5310A 還非常適合高等物理實(shí)驗通過(guò)使用單次激發(fā)或基于事件
- 關(guān)鍵字: 是德科技 PCIe
高手過(guò)招,玩轉視頻采集卡硬件設計!

- 目前嵌入式系統中元器件互連有許多方法,但高速總線(xiàn)主要還是RapidIO,以太網(wǎng)和PCIE。其中PCIE總線(xiàn)以其高帶寬,高可靠性以及高穩定性而得到廣泛應用,如存儲器,服務(wù)器,HBA和網(wǎng)絡(luò )設備等。這里主要討論PCIE總線(xiàn)在視頻采集卡上的應用,其實(shí)視頻采集卡也是HBA的一種,也是實(shí)現主機和外設之間的協(xié)議轉換?! ∫曨l采集卡是將模擬攝像機,錄像機,電視機等輸出的視頻數據輸入電腦,轉換成電腦可以識別的數字數據,存儲以及編輯處理。按照用途可以分為廣播級,專(zhuān)業(yè)級和民用級視頻采集卡。按物理通道可以分為單通道,雙通道,
- 關(guān)鍵字: 以太網(wǎng) PCIE
Silicon Labs PCI Express時(shí)鐘抖動(dòng)計算工具簡(jiǎn)化計時(shí)設計

- Silicon Labs(芯科科技有限公司)今日宣布推出一款免費的軟件工具,使工程師僅需通過(guò)幾次簡(jiǎn)單的點(diǎn)擊操作就能夠輕松快速的從示波器數據文件中計算出PCI Express?(PCIe?)時(shí)鐘抖動(dòng)結果,從而極容易驗證PCIe規范兼容性,且能減少系統開(kāi)發(fā)時(shí)間。Silicon Labs的時(shí)鐘抖動(dòng)計算工具是當前業(yè)界首款可用于PCIe 1.0、2.0、3.0、4.0規范的標準抖動(dòng)計算器,免費提供給致力于開(kāi)發(fā)廣受歡迎的PCIe架構應用的所有人員。該工具設計支持PCIe公共時(shí)鐘和分離時(shí)鐘架構,面向行業(yè)開(kāi)放,并不僅
- 關(guān)鍵字: Silicon Labs PCIe
Mouser供貨IDT 3.3V PCIe時(shí)鐘發(fā)生器 超低功耗帶來(lái)出色的散熱表現
- 貿澤電子 (Mouser Electronics) 即日起開(kāi)始分銷(xiāo)Integrated Device Technology (IDT) 推出的9FGL PCI Express (PCIe) 時(shí)鐘發(fā)生器。9FGL系列時(shí)鐘發(fā)生器是IDT 3.3V低功耗PCIe系列的新成員,支持有或無(wú)擴頻的共用時(shí)鐘 (CC) 架構以及獨立參考無(wú)擴頻 (SRnS) PCIe時(shí)鐘架構。9FGL06和9FGL08發(fā)生器功耗分別為120mW和130mW,為功耗最低的3.3V PCIe時(shí)鐘發(fā)生器,能夠有效消除對高性能消費類(lèi)產(chǎn)品散熱問(wèn)
- 關(guān)鍵字: Mouser PCIe
挑戰銅線(xiàn)互連極限 PCIe 4.0還要等兩年

- 開(kāi)發(fā)PCI Express (PCIe) 4.0互連介面規格的工程師們,已經(jīng)在實(shí)驗室里將其傳輸速度推到了16 GT/s (GTransfers/second);但遺憾的是,此恐怕會(huì )是銅線(xiàn)互連規格最后一次大躍進(jìn)的新規格,最終版本恐怕在2017年初之前難以出世。 負責開(kāi)發(fā)最新PCI Express規格的PCI SIG預期,0.7版的PCIe 4.0可在今年底完成,但屆時(shí)該技術(shù)并不會(huì )有太大的變化。而在PCIe 4.0正式公布之前,包括Cadence與Synopsys等廠(chǎng)商,都將于近日舉行的年度PCI
- 關(guān)鍵字: PCIe
高速數據傳輸設計:對于差分對的要求

- 差分對:你真正需要了解的內容 對于速度的渴求始終在增長(cháng),傳輸速率每隔幾年就會(huì )加倍。這一趨勢在諸如計算、SAS和SATA存儲方面的PCIe以及云計算中的千兆以太網(wǎng)等很多現代通信系統中很普遍。信息革命對通過(guò)傳輸介質(zhì)傳送數據提出了巨大挑戰。目前的傳輸介質(zhì)仍然依賴(lài)于銅線(xiàn),數據鏈路中的信號速率可以達到大于25Gbps,并且端口吞吐量可以大于100Gbps. 這些串行數據傳輸設計使用差分信號的方式,通過(guò)被稱(chēng)為差分對的一對銅線(xiàn)來(lái)傳送數據。A線(xiàn)路和B線(xiàn)路內的信號是等振幅、反相位高速脈沖。差分信號在很多電路
- 關(guān)鍵字: 差分對 PCIe
數據中心再加速 閃迪推出新一代PCIe應用程序加速器

- 全球領(lǐng)先的閃存存儲解決方案供應商閃迪公司日前宣布推出新一代Fusion ioMemoryTMPCIe應用程序加速器以顯著(zhù)改善性能,同時(shí)幫助推動(dòng)數據中心整合和實(shí)現更低的總體擁有成本。這款全新Fusion ioMemory PCIe應用程序加速器由閃迪NAND閃存和虛擬存儲層(VSL)數據訪(fǎng)問(wèn)加速軟件構成,在提升高達4倍性?xún)r(jià)比的同時(shí),其產(chǎn)品訂價(jià)相比上一代Fusion ioDrive2下降達61%。 閃迪企業(yè)存儲解決方案部門(mén)高級副總裁兼總經(jīng)理John Scaramuzzo表示:“自推出八年
- 關(guān)鍵字: 閃迪 PCIe
安森美半導體新一代外圍組件快速互連(PCIe)方案優(yōu)化服務(wù)器時(shí)鐘應用

- 網(wǎng)絡(luò )/無(wú)線(xiàn)/云計算、數字消費、自動(dòng)測試設備(ATE)/工業(yè)等應用市場(chǎng)的不斷發(fā)展令時(shí)鐘技術(shù)在性能和靈活性的結合越趨重要,而且越來(lái)越多的應用要求實(shí)時(shí)時(shí)鐘在寬溫度范圍內有極高的計時(shí)精度。安森美半導體(ON Semiconductor)為滿(mǎn)足市場(chǎng)對更高時(shí)鐘精度的需求,不斷開(kāi)發(fā)和拓展完整時(shí)鐘解決方案,降低時(shí)間抖動(dòng)和相位噪聲,同時(shí)使系統設計更加簡(jiǎn)單易行。 不同應用市場(chǎng)對時(shí)鐘方案的需求 不同應用市場(chǎng)對時(shí)鐘方案的需求各有特點(diǎn)。例如,網(wǎng)絡(luò )、無(wú)線(xiàn)和云計算領(lǐng)域需要低于1ps的抖動(dòng)及低相位噪聲,采用晶體振蕩器(X
- 關(guān)鍵字: PCIe 時(shí)鐘 服務(wù)器
利用信號平均技術(shù),消除噪聲干擾,提升重復信號采樣的精準度

- 許多高速數據采集應用,如激光雷達或光纖測試等,都需要從嘈雜的環(huán)境中采集小的重復信號,因此對于數據采集系統的設計來(lái)說(shuō),最大的挑戰就是如何最大限度地減少噪聲的影響。利用信號平均技術(shù),可以讓您的測量測試系統獲取更加可靠的、更加有效的測試數據。 通常情況下,在模擬信號的測試中,所采集到的數據往往夾雜著(zhù)一些不需要的、隨機的內容,這些數據是由周?chē)母蓴_或者測試誤差所引起的,我們稱(chēng)之為隨機噪聲,這種噪聲可能會(huì )影響我們的目標信號,也就是我們需要采集的數據。而采用信號平均技術(shù),則可以減少隨機噪聲的影響,提升信噪比
- 關(guān)鍵字: 凌華 FPGA DSP PCIe-9852 201409
pcie 3.0介紹
您好,目前還沒(méi)有人創(chuàng )建詞條pcie 3.0!
歡迎您創(chuàng )建該詞條,闡述對pcie 3.0的理解,并與今后在此搜索pcie 3.0的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對pcie 3.0的理解,并與今后在此搜索pcie 3.0的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
