<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> lvds&ttl

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

  • 摘要 網(wǎng)絡(luò )下載器作為航天計算機地面檢測系統的重要組成部分,發(fā)揮著(zhù)重要的作用。文中主要介紹了網(wǎng)絡(luò )下栽器的總體設計思路,給出了硬件模塊的設計原理圖。并在PCB設計中,對于LVDS接口、高速總線(xiàn)以及疊層的設計中給出
  • 關(guān)鍵字: LVDS  通用下載器  FPGA  

FPGA與ADC數字數據輸出的接口及LVDS應用訣竅

  • 現場(chǎng)可編程門(mén)陣列(FPGA)與模數轉換器(ADC)輸出的接口是一項常見(jiàn)的工程設計挑戰。本文簡(jiǎn)要介紹各種接口協(xié)議和標準,并提供有關(guān)在高速數據轉換器實(shí)現方案中使用LVDS的應用訣竅和技巧。接口方式和標準現場(chǎng)可編程門(mén)陣列
  • 關(guān)鍵字: FPGA    ADC    LVDS    JESD204    接口方式  

基于LVDS的超高速ADC數據接收設計

  • 摘要:超高速ADC通常采用LVDS電平傳輸數據,高采樣率使輸出數據速率很高,達到百兆至吉赫茲量級,如何正確接收高速LVDS數據成為一個(gè)難點(diǎn)。本文以ADS42LB69芯片的數據接收為例,從信號傳輸和數據解碼兩方面,詳述了實(shí)
  • 關(guān)鍵字: LVDS  ADC數據接收信號  完整性FPGA  

TTL和COMS電平匹配以及電平轉換的方法

  •   本文主要介紹了一下關(guān)于TTL和COMS電平匹配以及電平轉換的方法,希望對你的學(xué)習有所幫助。   一.TTL   TTL集成電路的主要型式為晶體管-晶體管邏輯門(mén)(transistor-transistor logic gate),TTL大部分都采用5V電源。   1.輸出高電平Uoh和輸出低電平Uol   Uoh≥2.4V,Uol≤0.4V   2.輸入高電平和輸入低電平   Uih≥2.0V,Uil≤0.8V   二.CMOS   CMOS電路是電壓控制器件,輸
  • 關(guān)鍵字: TTL  COMS  

TTL電平、CMOS電平、RS232通信電平的概念及區別

  •   本文主要講了一下關(guān)于TTL電平、CMOS電平、RS232通信電平的概念及區別,希望對你的學(xué)習有所幫助。   電平的概念:   什么是電壓、電流、電功率?無(wú)線(xiàn)電愛(ài)好者都十分清楚。而談及“電平”能說(shuō)清楚的人卻不多。盡管人們經(jīng)常遇到,書(shū)刊中亦多次談起電路中的高電平、低電平、電平增益、電平衰減,就連電工必備的萬(wàn)用表上都有專(zhuān)測電平的方法和刻線(xiàn),而且“dB”、“dBμ”、“dBm”的字樣也常??梢?jiàn)。盡管如此,
  • 關(guān)鍵字: TTL  CMOS  

信號邏輯電平標準詳解

  •   信號的邏輯電平經(jīng)歷了從單端信號到差分信號、從低速信號到高速信號的發(fā)展過(guò)程。最基本的單端信號邏輯電平為CMOS、TTL,在此基礎上隨著(zhù)電壓擺幅的降低,出現LVCMOS、LVTTL等邏輯電平,隨著(zhù)信號速率的提升又出現ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。   1.信號邏輯電平參數概念定義   邏輯電平是指數字信號電壓的高、低電平,相關(guān)參數定義如下:   (1)輸入高電平門(mén)限Vih:保證邏輯門(mén)的輸入為高電平時(shí)所允許的最小輸入高電平,當輸入電平高于Vih時(shí),則認為輸入電平為
  • 關(guān)鍵字: 邏輯電平  LVDS  

TTL和CMOS電平的特點(diǎn)、使用方式

  •   1,TTL電平(什么是TTL電平):   輸出高電平>2.4V,輸出低電平<0.4v。在室溫下,一般輸出高電平是3.5v,輸出低電平是0.2v。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8v,噪聲容限是0.4v。< p="">   特點(diǎn):   1.CMOS是場(chǎng)效應管構成,TTL為雙極晶體管構成   2.COMS的邏輯電平范圍比較大(5~15V),TTL只能在5V下工作   3.CMOS的高低電平之間相差比較大、抗
  • 關(guān)鍵字: TTL  CMOS  

關(guān)于TTL電平、CMOS電平、RS232電平

  •   本文主要介紹了一下關(guān)于TTL電平、CMOS電平、RS232電平的知識要點(diǎn),希望對你的學(xué)習有所幫助。   一、TTL電平:   TTL 電平信號被利用的最多是因為通常數據表示采用二進(jìn)制規定,+5V等價(jià)于邏輯“1”,0V等價(jià)于邏輯“0”,這被稱(chēng)做TTL(Transistor- Transistor Logic 晶體管-晶體管邏輯電平)信號系統,這是計算機處理器控制的設備內部各部分之間通信的標準技術(shù)。   TTL 電平信號對于計算機處理器控制的設備內部的
  • 關(guān)鍵字: TTL  CMOS  

COMS與TTL電路的區別

  •   本文主要講了一下關(guān)于COMS與TTL電路的區別,希望對你的學(xué)習有所幫助。   一、CMOS與TTL電路的區別   1、CMOS是場(chǎng)效應管構成(單極性電路),TTL為雙極晶體管構成(雙極性電路)   2、COMS的邏輯電平范圍比較大(5~15V),TTL只能在5V下工作   3、CMOS的高低電平之間相差比較大、抗干擾性強,TTL則相差小,抗干擾能力差   4、CMOS功耗很小,TTL功耗較大(1~5mA/門(mén))   5、CMOS的工作頻率較TTL略低,但是高速CMOS速度與TTL差不多相當
  • 關(guān)鍵字: COMS  TTL  

CMOS和TTL集成門(mén)電路多余輸入端處理方法

  •   一、CMOS門(mén)電路   CMOS 門(mén)電路一般是由MOS管構成,由于MOS管的柵極和其它各極間有絕緣層相隔,在直流狀態(tài)下,柵極無(wú)電流,所以靜態(tài)時(shí)柵極不取電流,輸入電平與外接電阻無(wú)關(guān)。由于MOS管在電路中是一壓控元件,基于這一特點(diǎn),輸入端信號易受外界干擾,所以在使用CMOS門(mén)電路時(shí)輸入端特別注意不能懸空。在使用時(shí)應采用以下方法:   1、與門(mén)和與非門(mén)電路:由于與門(mén)電路的邏輯功能是輸入信號只要有低電平,輸出信號就為低電平,只有全部為高電平時(shí),輸出端才為高電平。而與非門(mén)電路的邏輯功能是輸入信號只要有低電平
  • 關(guān)鍵字: CMOS  TTL  

【E問(wèn)E答】CMOS和TTL集成門(mén)電路多余輸入端如何處理?

  • CMOS和TTL集成門(mén)電路在實(shí)際使用時(shí)經(jīng)常遇到這樣一個(gè)問(wèn)題,即輸入端有多余的,如何正確處理這些多余的輸入端才能使電路正常而穩定的工作? 一、CMOS門(mén)電路 CMOS 門(mén)電路一般是由MOS管構成,由于MOS管的柵極和其它各極間有絕緣層相隔,在直流狀態(tài)下,柵極無(wú)電流,所以靜態(tài)時(shí)柵極不取電流,輸入電平與外接電阻無(wú)關(guān)。由于MOS管在電路中是一壓控元件,基于這一特點(diǎn),輸入端信號易受外界干擾,所以在使用CMOS門(mén)電路時(shí)輸入端特別注意不能懸空。在使用時(shí)應采用以下方法: 1、與門(mén)和與非門(mén)電路:由于與門(mén)電路的邏輯功能
  • 關(guān)鍵字: CMOS  TTL  

【E課堂】TTL電平與RS232電平的區別

  •   工作中遇到一個(gè)關(guān)于電平選擇的問(wèn)題,居然給忘記RS232電平的定義了,當時(shí)無(wú)法反應上來(lái),回來(lái)之后查找資料才了解兩者之間的區別,視乎兩年多的時(shí)間,之前非常熟悉的一些常識也開(kāi)始淡忘,這個(gè)可不是一個(gè)好的現象,還是把關(guān)于三種常見(jiàn)的電平的區別copy到這里.做加深記憶的效果之用..   什么是TTL電平、CMOS電平、RS232電平?它們有什么區別呢?一般說(shuō)來(lái),CMOS電平比TTL電平有著(zhù)更高的噪聲容限。   (一)、TTL電平標準   輸出 L: 2.4V。   輸入 L: 2.0V   TTL器件輸
  • 關(guān)鍵字: TTL  RS232  

數字電路一些常見(jiàn)問(wèn)答

  •   熟悉一下數字電路一些問(wèn)題,從細節入手,溫故而知新。   1、什么是同步邏輯和異步邏輯,同步電路和異步電路的區別是什么?   同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。   電路設計可分類(lèi)為同步電路和異步電路設計。同步電路利用時(shí)鐘脈沖使其子系統同步運作,而異步電路不使用時(shí)鐘脈沖做同步,其子系統是使用特殊的“開(kāi)始”和“完成”信號使之同步。由于異步電路具有下列優(yōu)點(diǎn)--無(wú)時(shí)鐘歪斜問(wèn)題、低電源消耗、平均效能而非最差效能、模塊
  • 關(guān)鍵字: 數字電路  TTL  

CMOS和TTL集成門(mén)電路多余輸入端處理方法

  •   本篇文章介紹了在邏輯IC中CMOS和TTL出現多余輸入端的解決方法,并且對每種情況進(jìn)行了較為詳細的說(shuō)明,希望大家能從本文得到有用的知識,解決輸入端多余的問(wèn)題?! MOS門(mén)電路  CMOS門(mén)電路一般是由MOS管構成,由于MOS管的柵極和其它各極間有絕緣層相隔,在直流狀態(tài)下,柵極無(wú)電流,所以靜態(tài)時(shí)柵極不取電流,輸入電平與外接電阻無(wú)關(guān)。由于MOS管在電路中是一壓控元件,基于這一特點(diǎn),輸入端信號易受外界干擾,所以在使用CMOS門(mén)電路時(shí)輸入端特別注意不能懸空。在使用時(shí)應采用以下方法:  與門(mén)和與非門(mén)電路  由
  • 關(guān)鍵字: CMOS  TTL  

什么是TTL電平、CMOS電平??jì)烧叩膮^別

  •   TTL電平信號對于計算機處理器控制的設備內部的數據傳輸是很理想的。COMS集成電路的許多基本邏輯單元都是用增強型PMOS晶體管和增強型NMOS管按照互補對稱(chēng)形式連接的,下面來(lái)說(shuō)一下兩者的區別?! ∈裁词荰TL電平  TTL電平信號被利用的最多是因為通常數據表示采用二進(jìn)制規定,+5V等價(jià)于邏輯"1",0V等價(jià)于邏輯"0",這被稱(chēng)做TTL(晶體管-晶體管邏輯電平)信號系統,這是計算機處理器控制的設備內部各部分之間通信的標準技術(shù)?! TL電平信號對于計算機處理器控制
  • 關(guān)鍵字: TTL  CMOS  
共171條 3/12 « 1 2 3 4 5 6 7 8 9 10 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>