EEPW首頁(yè) >>
主題列表 >>
gpu ip
gpu ip 文章 進(jìn)入gpu ip技術(shù)社區
一種基于SoC應用的Rail-to-Rail運算放大器IP核
- 片上系統(SOC)是在單一芯片上實(shí)現信號采集、轉換、存儲、處理和I/ O接口等多種功能,具有面積小、功耗低、設計時(shí)間短、成本低和高性能指標等特點(diǎn). SoC設計的核心是IP 核設計. 在SoC的模擬集成電路設計中,使用簡(jiǎn)單的電路結構來(lái)實(shí)現高性能成為模擬電路設計的趨勢. 是模擬電路最重要的電路單元,但是隨著(zhù)電源電壓的不斷降低,常規設計的運放受閾值電壓及飽和電壓降的影響而導致運放的輸入輸出動(dòng)態(tài)范圍不斷減小,影響后級電路的正常工作. 為了增大運算放大器的動(dòng)態(tài)范圍,出現了Rail-to-Rail 結構.
- 關(guān)鍵字: SOC IP
IP網(wǎng)絡(luò )電話(huà)就是VoIP嗎?
- IP(InternetProtocoi)網(wǎng)絡(luò )電話(huà)始于1995年簡(jiǎn)稱(chēng)IP電話(huà),所謂IP網(wǎng)絡(luò )電話(huà),是在IP網(wǎng)上通過(guò)TCP/IP協(xié)議實(shí)時(shí)傳送語(yǔ)音信息的應用。VoIP網(wǎng)絡(luò )電話(huà)是一種以IP電話(huà)為主,并推出相應的增值業(yè)務(wù)的技術(shù)。 最初的IP網(wǎng)絡(luò )電話(huà)技術(shù),
- 關(guān)鍵字: VoIP 就是 網(wǎng)絡(luò )電話(huà) IP
傳Nvidia和ATI明年初將生產(chǎn)40納米GPU
- 11月28消息,據來(lái)自臺灣地區的報道稱(chēng),Nvidia和AMD已經(jīng)同臺積電簽署了在2009年第一季度生產(chǎn)40納米芯片的合同。 Nvidia和AMD目前已經(jīng)在利用55納米工藝生產(chǎn)圖形處理器芯片。Nvidia預計將在2009年年初將其GeForce 200系列圖形處理器芯片過(guò)渡到55納米工藝。然而,如果來(lái)自臺灣地區的報道是真的,Nvidia和ATI都計劃在2009年第一季度生產(chǎn)40納米的圖形處理器。 《臺灣經(jīng)濟新聞》網(wǎng)站報道稱(chēng),Nvidia和AMD計劃與臺積電簽署一項合同,讓臺積電利用今年3月宣
- 關(guān)鍵字: GPU
IPTV承載網(wǎng)概述
- 如圖所示,IPTV承載網(wǎng)融合在運營(yíng)商的整個(gè)網(wǎng)絡(luò )架構中,在接入匯聚層,由于涉及面廣,IPTV承載網(wǎng)和原有城域接入網(wǎng)共用一個(gè)平臺,接入平臺一般采用二層透傳模式,并采取合適的技術(shù)對網(wǎng)絡(luò )故障提供保護,在核心層,由于IPTV業(yè)務(wù)的大流量以及高的QOS要求,IPTV承載網(wǎng)往往和運營(yíng)商的其他高價(jià)值業(yè)務(wù)比如NGN/3G等共用一個(gè)IP核心網(wǎng),核心層是三層路由的MPLS VPN網(wǎng)絡(luò ),構建不同業(yè)務(wù)的邏輯平面,在業(yè)務(wù)控制層,IPTV業(yè)務(wù)發(fā)展初期,普通業(yè)務(wù)和IPTV業(yè)務(wù)共用一個(gè)BRAS設備接入并分流,這樣對整網(wǎng)的改動(dòng)小,業(yè)務(wù)開(kāi)
- 關(guān)鍵字: IPTV 網(wǎng)絡(luò ) 3G IP MPLS VPN 寬帶 VOD
通信網(wǎng)中的多層交換技術(shù)說(shuō)明
- 國際標準化組織(ISO)提出的開(kāi)放系統互連參考模型(OSI-RM)的下四層(物理層、數據鏈路層、網(wǎng)絡(luò )層、傳輸層)為通信層,因此可以最底層逐一分析: ?。?)第一層 為物理層,傳統的電路交換就屬于這一層。 ?。?)第二層 為數據鏈路層,從傳統意義上講,真正的交換即是屬于這一層。在這一層中采用了基于硬件的轉發(fā)機制,能夠轉發(fā)各種數據鏈路層的協(xié)議,包括局域網(wǎng)(LAN)中的以太網(wǎng)和高速令牌環(huán)網(wǎng)(FD-DI)以及廣域網(wǎng)(WAN)中通過(guò)VC交換的幀中繼(FR)和異步轉移模式(ATM)等,經(jīng)典的L
- 關(guān)鍵字: 交換 數據鏈路 路由 IP
MIPS 科技推出業(yè)界首款45 納米IP內核及90納米硅IP
- 為數字消費、家庭網(wǎng)絡(luò )、無(wú)線(xiàn)、通信和商業(yè)應用提供業(yè)界標準架構、處理器及模擬 IP 的領(lǐng)先廠(chǎng)商 MIPS 科技公司(MIPS Technologies Inc.,納斯達克交易代碼:MIPS)進(jìn)一步擴展了其 HDMI IP 產(chǎn)品線(xiàn),推出業(yè)界首款 45 納米 IP 內核(控制器 + PHY),以及 90納米硅 IP。同時(shí),MIPS 公司 65 納米 HDMI 內核已經(jīng)經(jīng)過(guò)硅認證,并榮獲 Elektra 歐洲電子工業(yè)獎“年度嵌入式系統產(chǎn)品獎”提名。 HDMI 已成為各種消費電子產(chǎn)品
- 關(guān)鍵字: 處理器 IP HDMI 消費電子
國內IC設計企業(yè)的成長(cháng)之道:合作共贏(yíng)

- 今年Cadence公司成立20周年。20年前,Cadence由兩家公司—ECAD和SDA合并而成,如今其已成長(cháng)為規模最大的EDA(電子設計自動(dòng)化)工具供應商。公司在中國有四個(gè)目標:節能、創(chuàng )新、和諧、共贏(yíng)。 在7月15日的CDNLive?。–adence Designer Network,Cadence的全球性會(huì )議)北京站,Cadence全球副總裁兼亞太區總裁居龍先生向本刊介紹了如何與中國IC企業(yè)共贏(yíng)的想法。 目前IC設計的重心開(kāi)始從硅谷往亞太轉移,例如外包給印度和中國的一些企業(yè)
- 關(guān)鍵字: IC設計 EDA 節能 IP 半導體 200809
IP資產(chǎn)
- 摘要: 本文介紹了IP廠(chǎng)商的發(fā)展策略。 關(guān)鍵詞: IP;ARM;SoC;FPGA 如果讀一讀當前的報紙,你就會(huì )發(fā)現,房地產(chǎn)的價(jià)格并不總是在上揚,這與有些人告訴你的正好相反。它們是波動(dòng)的。它們也有可能下跌。影響它的參數實(shí)在太多,無(wú)法一一列舉,其中就包括了面積方面的考慮。 芯片上的“房地產(chǎn)”基本上都在貶值。設想一下,計算機建筑師們和芯片廠(chǎng)商們試圖按照其腦力勞動(dòng)的成果所占據的芯片面積來(lái)計算其價(jià)值。不妨考慮先進(jìn)的半導體工藝和高效率的制造技術(shù)的另一個(gè)不那么美
- 關(guān)鍵字: IP ARM SoC FPGA 200809
gpu ip介紹
您好,目前還沒(méi)有人創(chuàng )建詞條gpu ip!
歡迎您創(chuàng )建該詞條,闡述對gpu ip的理解,并與今后在此搜索gpu ip的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對gpu ip的理解,并與今后在此搜索gpu ip的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
