EEPW首頁(yè) >>
主題列表 >>
fpga
fpga 文章 進(jìn)入fpga技術(shù)社區
基于A(yíng)TE的FPGA測試
- 隨著(zhù)集成電路技術(shù)的飛速發(fā)展,FPGA的應用越來(lái)越廣泛,其測試技術(shù)也得到了廣泛重視和研究。文章簡(jiǎn)要介紹了FPGA的發(fā)展及其主要組成部分,提出了一種用ATE對FPGA進(jìn)行測試的方法和具體測試流程。
- 關(guān)鍵字: AutomaticTestEquipment 配置數據 FPGA
基于FPGA的多軟核圖像處理系統設計
- 介紹以圖像處理為應用背景、基于FPGA芯片建立的多軟核系統設計。系統中包含兩個(gè)Nios II軟核處理器和兩個(gè)用于進(jìn)行圖像顏色空間轉換的CSC MegaCore IP核。兩個(gè)Nios II軟核處理器共享程序存儲器、數據存儲器及啟動(dòng)存儲器。在硬件設計方面,CSC MegaCore IP作為外圍組件通過(guò)一個(gè)自定義的接口控制器連接到以Nios II軟核處理器為核心的SoPC系統中。在軟件設計方面,運行在每個(gè)Nios II軟核處理器上的程序通過(guò)硬件Mutex核協(xié)調對共享數據存儲器的訪(fǎng)問(wèn)。
- 關(guān)鍵字: 圖像處理 多軟核系統 FPGA
基于FPGA的DDS IP核設計及仿真
- 以Altera公司的QuartusⅡ7.2作為開(kāi)發(fā)工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal TapⅡ嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核NiosII,構成可編程片上系統(SOPC),利用極少的硬件資源實(shí)現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用SOPC技術(shù),在一片FPGA芯片上實(shí)現了整個(gè)信號源的硬件開(kāi)發(fā)平臺,達到既簡(jiǎn)化電路設計、又提高系統穩定性和可靠性的目的。
- 關(guān)鍵字: 直接數字頻率合成 IP核 FPGA
基于FPGA的半導體激光器自動(dòng)功率控制系統設計
- 半導體激光器的自動(dòng)功率控制是解決激光器閾值漂移的重要手段,本文設計了一個(gè)基于FPGA的數字激光自動(dòng)功率控制系統,該控制系統主要由光電檢測、A/D轉換、SOC控制、APC判定、PWM反饋輸出及低通濾波幾個(gè)部分組成。該自動(dòng)功率控制系統使用硬件資源少,根據不同的設計要求,通過(guò)增加PWM模塊和簡(jiǎn)單的模擬器件或者改變控制寄存器的設置,就可以實(shí)現多級激光功率和多個(gè)激光器的控制,可以大大縮短設計周期。
- 關(guān)鍵字: 數字激光器 自動(dòng)功率控制 FPGA
基于FPGA實(shí)現視頻圖像的一種運動(dòng)估計設計
- 利用功能強大的FPGA實(shí)現視頻圖像的一種運動(dòng)估計設計,采用的搜索方法是三步搜索法。在進(jìn)行方案設計時(shí),本文采用了技術(shù)比較成熟的VHDL語(yǔ)言進(jìn)行設計,并使用Quartus II軟件進(jìn)行時(shí)序仿真。由仿真結果可知,無(wú)論是在功能的實(shí)現上還是在搜索的準確性、高效性以及FPGA片上資源的利用率上,本設計方案都具有明顯的優(yōu)越性。
- 關(guān)鍵字: 運動(dòng)估計 視頻編碼器 FPGA
基于FPGA的流水線(xiàn)結構DDS多功能信號發(fā)生器的設計與實(shí)現
- 在應用FPGA進(jìn)行DDS系統設計過(guò)程中,選擇芯片的運行速度優(yōu)化和資源利用優(yōu)化常常是相互矛盾的,從發(fā)展趨勢和運算要求看,系統速度指標的意義比面積指標更趨重要?;诖?,介紹了一種流水線(xiàn)結構來(lái)優(yōu)化傳統的相位累加器,在QuartusⅡ開(kāi)發(fā)環(huán)境下搭建系統模型、仿真及下載,并采用嵌入式邏輯分析儀分析和驗證了實(shí)驗結果。該系統可以完成多位頻率控制字的累加,能夠產(chǎn)生正弦波、方波和三角波,具有良好的實(shí)時(shí)性。
- 關(guān)鍵字: 流水線(xiàn)相位累加器 DDS FPGA
基于光纖通信和PCIExpress總線(xiàn)的高速圖像傳輸系統
- 提出了一種基于光纖通信和PCI Express總線(xiàn)的高速圖像傳輸系統。分析了系統設計方案,并詳細闡述了FPGA內部邏輯設計,包括光纖接口的數據收發(fā)以及PCI Express總線(xiàn)的DMA傳輸;簡(jiǎn)要介紹了Windows WDM驅動(dòng)程序及MFC應用程序的開(kāi)發(fā);給出了系統測試結果。該系統傳輸速率可達1.5Gb/s,且具有低成本、易擴展等優(yōu)點(diǎn),能夠滿(mǎn)足大多數高幀高清視頻圖像實(shí)時(shí)傳輸的要求。
- 關(guān)鍵字: PCIExpress 高速圖像傳輸 FPGA
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
熱門(mén)主題
FPGA-to-ASIC
CPLD/FPGA
FPGA)
DSP+FPGA
FPGA專(zhuān)題
FPGA專(zhuān)題安全
FPGA專(zhuān)題汽車(chē)
FPGA專(zhuān)題消費
現場(chǎng)可編程門(mén)陣列(FPGA)
Spartan.FPGA
FPGA/EPLD
PLD/FPGA
Virtex-5FPGA
FPGA/MCU
FPGA-SPARTAN
FPGA:QuartusⅡ
視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO
ASIC、FPGA和DSP
FPGA/
FPGA/CPLD開(kāi)發(fā)
現場(chǎng)可編程門(mén)陣列(FPGA)
ASIC-to-FPGA
樹(shù)莓派
linux
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
