<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-pwm

英特爾? FPGA 加速人工智能發(fā)展,助力深度學(xué)習應用于微軟必應智能搜索

  •   人工智能 (AI) 正在革新各行各業(yè),改變數據的管理和解釋方式,而且將幫助人們和企業(yè)更快地解決實(shí)際難題?! 〗裉斓?nbsp;微軟必應智能搜索(Intelligent Search)*新聞?wù)故玖擞⑻貭? FPGA(現場(chǎng)可編程門(mén)陣列)技術(shù)正如何有效支持全球最先進(jìn)的一些人工智能平臺。借助實(shí)時(shí)人工智能,必應 (Bing)搜索引擎不僅能夠提供標準搜索結果,還能滿(mǎn)足用戶(hù)的更多需求,幫助其快速了解所需知識和信息。必應智能搜索將提供答案而非網(wǎng)頁(yè),支持系統理解詞語(yǔ)和詞
  • 關(guān)鍵字: 英特爾  FPGA  

怎樣加速“深度學(xué)習”?GPU、FPGA還是專(zhuān)用芯片?

  •   計算機發(fā)展到今天,已經(jīng)大大改變了我們的生活,我們已經(jīng)進(jìn)入了智能化的時(shí)代。但要是想實(shí)現影視作品中那樣充分互動(dòng)的人工智能與人機互動(dòng)系統,就不得不提到深度學(xué)習?! ∩疃葘W(xué)習  深度學(xué)習的概念源于人工神經(jīng)網(wǎng)絡(luò )的研究。含多隱層的多層感知器就是一種深度學(xué)習結構。深度學(xué)習通過(guò)組合低層特征形成更加抽象的高層表示屬性類(lèi)別或特征,以發(fā)現數據的分布式特征表示?! ∩疃葘W(xué)習的概念由Hinton等人于2006年提出?;谏钚哦染W(wǎng)(DBN)提出非監督貪心逐層訓練算法,為解決深層結構相關(guān)的優(yōu)化難題帶來(lái)希望,隨后提出多層自動(dòng)編碼器深
  • 關(guān)鍵字: GPU  FPGA  

CPU主頻比FPGA快,但為啥FPGA才可以加速?

  •   CPU的主頻高達幾個(gè)GHz,FPGA的速率往往在幾百兆。但是,往往我們會(huì )說(shuō)FPGA會(huì )給CPU進(jìn)行加速?! ‰m然CPU主頻很高,但其是通用處理器,做某個(gè)特定運算(如信號處理,圖像處理)可能需要很多個(gè)時(shí)鐘周期;而FPGA可以通過(guò)編程重組電路,直接生成專(zhuān)用電路,加上電路并行性,可能做這個(gè)特定運算只需要一個(gè)時(shí)鐘周期?! 〖僭O我們用FPGA完整的實(shí)現了CPU,然后再跑軟件的話(huà),的確比CPU慢。問(wèn)題是FPGA不會(huì )那么干,它會(huì )直指問(wèn)題本質(zhì),解決問(wèn)題?! ?nbsp;    即使我們用FPGA實(shí)現一個(gè)CP
  • 關(guān)鍵字: FPGA  CPU  

聽(tīng)大神聊FPGA設計:豁然開(kāi)朗

  •   FPGA是可編程芯片,因此FPGA的設計方法包括硬件設計和軟件設計兩部分。硬件包括FPGA芯片電路、存儲器、輸入輸出接口電路以及其他設備,軟件即是相應的HDL程序以及最新才流行的嵌入式C程序。硬件設計是基礎,但其方法比較固定,本書(shū)將在第4節對其進(jìn)行詳細介紹,本節主要介紹軟件的設計方法?! ∧壳拔㈦娮蛹夹g(shù)已經(jīng)發(fā)展到SOC階段,即集成系統(Integrated System)階段,相對于集成電路(IC)的設計思想有著(zhù)革命性的變化。SOC是一個(gè)復雜的系統,它將一個(gè)完整產(chǎn)品的功能集成在一個(gè)芯片上,包
  • 關(guān)鍵字: FPGA  

“老司機”:我不推薦因找工作而學(xué)習FPGA

  •   最近的幾篇論文都改好投出去了,希望后面有好的結果。暫時(shí)也就有點(diǎn)閑暇時(shí)間空出來(lái)了,好久沒(méi)有寫(xiě)技術(shù)文章來(lái)總結提煉一下了,今天難得就寫(xiě)一點(diǎn)?! ∶磕甑搅苏夜ぷ鞯臅r(shí)節,總會(huì )有很多迷茫的小本甚至是小碩在到處訊問(wèn)說(shuō):我是不是應該去參加個(gè)培訓班,去學(xué)一門(mén)什么什么技術(shù)。然后學(xué)哪個(gè)比較好找工作一點(diǎn),學(xué)哪個(gè)收入會(huì )高一點(diǎn)等等。每當這個(gè)時(shí)候就有很多抱著(zhù)就業(yè)目的的人來(lái)問(wèn)到底學(xué)什么技術(shù)好啊,哪個(gè)技術(shù)有前途啊,等等?! ∫话阍谶@個(gè)時(shí)候,我是不推薦這幫人去學(xué)習FPGA的。當然,并不是FPGA技術(shù)不好,也不是學(xué)FPGA技術(shù)沒(méi)有前途,而
  • 關(guān)鍵字: FPGA  SoC  

高云半導體推出FPGA離線(xiàn)燒錄器及數據流文件加密工具

  •   中國濟南,2018年3月19日訊,山東高云半導體科技有限公司(以下簡(jiǎn)稱(chēng)“高云半導體”)今日宣布推出高云 FPGA四路并行離線(xiàn)燒錄器(以下簡(jiǎn)稱(chēng)“離線(xiàn)燒錄器”),支持高云半導體小蜜蜂家族GW1N(R)系列芯片數據流文件的離線(xiàn)燒錄?! D一 離線(xiàn)燒錄器外觀(guān)圖  離線(xiàn)燒錄器(圖一)是指在脫離PC環(huán)境下對GW1N(R)芯片進(jìn)行數據燒錄的設備,具備速度快、數據保密、便攜穩定、多路燒錄等特點(diǎn),適用于工廠(chǎng)大批量、快速量產(chǎn),并方便檢修人員外出攜帶;相比傳統的PC終端,離線(xiàn)燒錄器優(yōu)勢顯著(zhù)?! ∑湟?,離
  • 關(guān)鍵字: 高云  FPGA  

深度觀(guān)察,賽靈思新任全球總裁的三把火

  • 2018年一月,賽靈思迎來(lái)了第四任總裁Victor Peng。Victor Peng此前擔任賽靈思COO(首席運營(yíng)官),負責賽靈思公司全球銷(xiāo)售、產(chǎn)品和垂直市場(chǎng)、產(chǎn)品的開(kāi)發(fā)以及全球運營(yíng)和質(zhì)量工作。在此之前,他曾任賽靈思產(chǎn)品執行副總裁兼總經(jīng)理,負責公司產(chǎn)品組合與差異性技術(shù)的定義、開(kāi)發(fā)以及產(chǎn)品市場(chǎng)營(yíng)銷(xiāo),實(shí)現了連續三代核心產(chǎn)品的領(lǐng)先地位,于2017年10月成為董事會(huì )成員之一。
  • 關(guān)鍵字: Xilinx  FPGA  ACAP  

Xilinx CEO 描繪公司新愿景與戰略藍圖

  •   自適應和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.)總裁兼首席執行官(CEO)Victor?Peng?,今天揭示了公司的未來(lái)愿景與戰略藍圖。Peng?的愿景旨在為賽靈思帶來(lái)新發(fā)展、新技術(shù)和新方向,打造“自適應計算加速平臺”。在該世界中,賽靈思將超越?FPGA?的局限,推出高度靈活且自適應的全新處理器及平臺產(chǎn)品系列,為用戶(hù)從端點(diǎn)到邊緣再到云端多種不同技術(shù)的快速創(chuàng )新提供支持?! D一?賽靈思CEO?Victor
  • 關(guān)鍵字: Xilinx  FPGA   

“老司機”十年FPGA從業(yè)經(jīng)驗總結

  •   大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間,至今記得當初第一次在EDA實(shí)驗平臺上完成數字秒表、搶答器、密碼鎖等實(shí)驗時(shí)那個(gè)興奮勁。當時(shí)由于沒(méi)有接觸到HDL硬件描述語(yǔ)言,設計都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來(lái)的。   后來(lái)讀研究生,工作陸陸續續也用過(guò)Quartus II、FoundaTIon、ISE、Libero,并且學(xué)習了verilogHDL語(yǔ)言,學(xué)習的過(guò)程中也慢慢體會(huì )到verilog的妙用,原來(lái)一小段語(yǔ)言就能完成復雜的原理圖設計,而且語(yǔ)言的移植性可操作性比原理圖
  • 關(guān)鍵字: FPGA  Verilog  

高云半導體宣布在香港科學(xué)園設立香港研發(fā)中心

  •   作為國內領(lǐng)先的可編程邏輯器件供應商,廣東高云半導體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導體”)今日宣布成立香港研發(fā)中心,新成立的研發(fā)中心位于香港科學(xué)園二期浚湖樓,這是繼濟南、上海、廣州、美國硅谷四大研發(fā)中心之后,高云半導體成立的第五大研發(fā)中心。   “在香港科學(xué)園設立研發(fā)中心,將為高云半導體在國際市場(chǎng)開(kāi)拓,創(chuàng )新合作等方面提供重要的技術(shù)支持,”高云半導體CEO朱璟輝介紹,“作為一個(gè)創(chuàng )新驅動(dòng)型的公司,高云將在香港打造一個(gè)實(shí)力雄厚的研發(fā)與技術(shù)支
  • 關(guān)鍵字: 高云  FPGA  

高云半導體宣布在香港科學(xué)園設立香港研發(fā)中心

  • 中國香港,2018年3月12日,作為國內領(lǐng)先的可編程邏輯器件供應商,廣東高云半導體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導體”)今日宣布成立香港研發(fā)中心,新成立的研發(fā)中心位于香港科學(xué)園二期浚湖樓,這是繼濟南、上海、廣州、美國硅谷四大研發(fā)中心之后,高云半導體成立的第五大研發(fā)中心。
  • 關(guān)鍵字: FPGA  高云半導體  

一文讀懂如何更經(jīng)濟地設計一顆新的芯片

  •   我們(IEEE)最近與Bunny Huang進(jìn)行了有趣的交流,他是硬件大師以及Chumby,NetTV和Novena Laptop等的創(chuàng )造者。他還是Hacking the Xbox,The Essential Guide to Electronics in Shenzhen兩篇文章的作者,在IEEE Spectrum中有兩篇專(zhuān)題文章?! ∥覀兏信d趣的是Huang的意見(jiàn),一個(gè)小的資金適中的團隊,
  • 關(guān)鍵字: 芯片  FPGA  

基于OMAP-L138 DSP+ARM的處理器與FPGA實(shí)現SDR系統

  •   CritICal Link公司的某客戶(hù)需要針對多個(gè)應用開(kāi)發(fā)一個(gè)擴頻無(wú)線(xiàn)電收發(fā)器。該客戶(hù)已經(jīng)開(kāi)發(fā)出一套算法,準備用于對信號進(jìn)行調制和解調,但他們卻缺少構建完整系統的資源和專(zhuān)業(yè)知識??蛻?hù)希望利用軟件定義無(wú)線(xiàn)電(SDR)系統的靈活性?xún)?yōu)勢。本文將探討如何基于德州儀器(TI)的OMAP-L138 DSP+ARM處理器與FPGA來(lái)實(shí)現該系統?! ∑脚_  Critical Link選擇其MityDSP-L138F嵌入式系統模塊作為SDR的基礎,因為該模塊不僅具有很強的處理能力,而且可以
  • 關(guān)鍵字: FPGA  ARM  

這5個(gè)竅門(mén),是每一個(gè)嵌入式開(kāi)發(fā)者設計前都應該了解的!

  •   一個(gè)嵌入式應用軟件都會(huì )在某些時(shí)候訪(fǎng)問(wèn)最底層的固件和進(jìn)行一些硬件控制。驅動(dòng)的設計和實(shí)施是確保一個(gè)系統能夠滿(mǎn)足其實(shí)時(shí)性要求的關(guān)鍵。以下5個(gè)竅門(mén)是每一個(gè)開(kāi)發(fā)者在設計驅動(dòng)程序時(shí)應該考慮的,下面就隨我們一起來(lái)了解一下相關(guān)內容吧?! ?.使用設計模式  設計模式是一個(gè)用來(lái)處理那些在軟件中會(huì )重復出現的問(wèn)題的解決方案。開(kāi)發(fā)人員可以選擇浪費寶貴的時(shí)間和預算從無(wú)到有地重新發(fā)明一個(gè)解決方案,也可以從他的解決方案工具箱中選擇一個(gè)最適合解決這個(gè)問(wèn)題的方案。在微處理器出現之初,底層驅動(dòng)已經(jīng)很成熟了,那么,為什么不利用現有的成熟的
  • 關(guān)鍵字: 嵌入式  PWM  

基于DSP和FPGA的機器視覺(jué)系統設計與實(shí)現

  •   本文將機器視覺(jué)與網(wǎng)絡(luò )技術(shù)相結合,使用TI公司新近推出的6000系列DSPsTMS320DM642為核心,應用ALTERA公司的FPGA,用其實(shí)現圖像預處理,減輕了DSPs的負擔。應用網(wǎng)絡(luò )技術(shù)實(shí)現圖像傳輸?! ?、引言  機器視覺(jué)自起步發(fā)展到現在,已有15年的發(fā)展歷史。應該說(shuō)機器視覺(jué)作為一種應用系統,其功能特點(diǎn)是隨著(zhù)工業(yè)自動(dòng)化的發(fā)展而逐漸完善和發(fā)展的?! ∧壳?,國際上視覺(jué)系統的應用方興未艾,1998年的市場(chǎng)規模為46億美元。在國外,機器視覺(jué)的應用普及主要體現在半導體及電子行業(yè),其中大概 40%
  • 關(guān)鍵字: DSP  FPGA  
共7252條 46/484 |‹ « 44 45 46 47 48 49 50 51 52 53 » ›|

fpga-pwm介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-pwm!
歡迎您創(chuàng )建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>