<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-ask

FPGA在語(yǔ)音存儲與回放系統中的應用

  •   1 引言   隨著(zhù)數字信號處理器、超大規模集成電路的高速發(fā)展,語(yǔ)音記錄技術(shù)已從模擬錄音階段過(guò)渡到數字錄音階段。在數字化錄音技術(shù)中,壓縮后的語(yǔ)音數據有些存儲在硬盤(pán)中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語(yǔ)音存儲與回放系統,未使用專(zhuān)用的語(yǔ)音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語(yǔ)音信號的數字化處理,即實(shí)現語(yǔ)音的存儲與回放。   2 系統總體結構   數字化語(yǔ)音存儲與回放系統的基本工作原理是將模擬語(yǔ)音信號通過(guò)模數轉換器(A/D)轉換成數字信號
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  語(yǔ)音存儲  MCU和嵌入式微處理器  

基于FPGA的32 Kbit/s CVSD語(yǔ)音編解碼器的實(shí)現

  •   64 Kbit/s的A律或μ律的對數壓擴PCM編碼在大容量的光纖通信系統和數字微波系統中已得到廣泛應用,但由于占用較大的傳輸帶寬和具有復雜的成幀結構,PCM編碼不適合無(wú)線(xiàn)語(yǔ)音系統的應用。連續可變斜率增量(Continuously Variable Slope Delta,CVSD)調制以其較低的應用難度、成本和編碼速率,較好的語(yǔ)音質(zhì)量廣泛應用于戰術(shù)通信網(wǎng)、衛星通信、藍牙等無(wú)線(xiàn)語(yǔ)音傳輸領(lǐng)域。近年來(lái)FPGA不斷發(fā)展演化,并在構架方面針對DSP應用有了顯著(zhù)增強。這些增強使得FPGA能夠支持各領(lǐng)域的眾多復雜D
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  CVSD  語(yǔ)音編解碼器  MCU和嵌入式微處理器  

基于FPGA的32Kbit/s CVSD語(yǔ)音編解碼器的實(shí)現

  • 筆者結合FPGA的靈活性、強大的數字信號處理能力、較短的開(kāi)發(fā)周期,提出了基于FPGA的32 Kbit/s CVSD語(yǔ)音編解碼器。
  • 關(guān)鍵字: FPGA  CVSD  Kbit  32    

采用AVR單片機對FPGA進(jìn)行配置

  •     Altera公司的ACEX、FLEX等系列的FPGA芯片應用廣泛,但其FPGA基于SRAM結構,決定電路邏輯功能的編程數據存儲于SRAM中。由于SRAM的易失性,每次上電時(shí)必須重新把編程數據裝載到SRAM中,這一過(guò)程就是FPGA的配置過(guò)程。FPGA的配置分為主動(dòng)式和被動(dòng)式。在主動(dòng)模式下,FPGA上電后主動(dòng)將配置數據從專(zhuān)用的EPROM(如EPC1,EPC2等)加載到SRAM中。被動(dòng)模式下,FPGA為從屬器件,由相應的控制電路或微處理器控制配置過(guò)程,包括通過(guò)下載
  • 關(guān)鍵字: 單片機  FPGA  MCU和嵌入式微處理器  

FPGA的堆疊封裝,欲革背板與SoC的命

  •   FPGA最基本的應用是橋接。隨著(zhù)FPGA的門(mén)數不斷提高,雄心勃勃的FPGA巨頭們早已不滿(mǎn)足這些,他們向著(zhù)信號處理、互聯(lián)性和高速運算方向發(fā)展。未來(lái),FPGA還有望與模擬和存儲器廠(chǎng)商合作,做出SIP(堆疊封裝)。   最近,筆者訪(fǎng)問(wèn)了Xilinx公司的CTO Ivo Bolsens,他說(shuō)未來(lái)的FPGA一方面是在功耗、性能、價(jià)格方面進(jìn)行不停地改進(jìn),未來(lái)將出現革命性的變化就是利用推迭封裝(SIP),一個(gè)封裝里面放多個(gè)裸片的技術(shù),那么FPGA平臺可能就會(huì )成為一個(gè)標準的、虛擬的SoC(Virtual SoC)的
  • 關(guān)鍵字: FPGA  SoC  MCU和嵌入式微處理器  

基于FPGA的計算機防視頻信息泄漏系統設計

  •   假如顯示終端為數字微鏡DMD(Digital MicromirrorDevice)顯示器。該顯示器將計算機每個(gè)像素點(diǎn)的圖像信號經(jīng)過(guò)數字光處理DLP(Digital Light Processing)后,存入SDRAM雙向緩存器,當一幀圖像接收完畢時(shí),內部數據處理電路同時(shí)激發(fā)各像素點(diǎn)對應的微鏡運動(dòng),完成一幀圖像的顯示。DMD顯示器峰值數字驅動(dòng)電壓不超過(guò)33.5V,電磁輻射很低,且各微鏡片同時(shí)驅動(dòng),形成相互干擾的向外輻射信號,解碼難度極大,從而使其成為無(wú)信息泄漏的顯示器。此時(shí),視頻電纜的輻射在整個(gè)視頻通路
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  視頻信息  MCU和嵌入式微處理器  

嵌入式系統中從串配置FPGA的實(shí)現

  •   本文主要論述在A(yíng)RM嵌入式系統中如何實(shí)現FPGA從串配置的方法,將系統程序及配置數據存儲在系統Flash中,利用ARM的通用I/O口產(chǎn)生配置時(shí)序,省去專(zhuān)用的配置PROM。   文中ARM微處理器采用samsung公司的ARM7TDMI系列中的S3C4480X,FPGA采用xilinx   公司spartan3E系列中的XC3S100E,詳細討論FPGA的從串配置的時(shí)序,同時(shí)論述S3C4480X從串配置spartan3E系列FPGA的軟、硬件實(shí)現方法。實(shí)踐證明,該方法在成本、體積、靈活性上均具有優(yōu)勢
  • 關(guān)鍵字: 嵌入式系統  單片機  嵌入式  FPGA  MCU和嵌入式微處理器  

基于FPGA的TDI-CCD時(shí)序電路的設計

  • 文中較為詳細地介紹了TDI-CCD的結構和工作原理,并根據工程項目所使用的IL-E2 TDI-CCD的特性,設計了一種基于現場(chǎng)可編程門(mén)陣列 (FPGA) 的TDI-CCD時(shí)序電路
  • 關(guān)鍵字: FPGA  CCD  TDI  時(shí)序電路    

在嵌入式系統中用FPGA進(jìn)行開(kāi)發(fā)的幾個(gè)發(fā)展方向

  •     顧名思義,嵌入式系統指的是嵌入到系統內部的計算機系統,是面向特定應用設計的專(zhuān)用計算機系統。     早期的嵌入式系統一般是以通用處理器或單片機為核心,在外圍電路中加入存儲器、功率驅動(dòng)器、通信接口、顯示接口、人機輸入接口等外圍接口,再加上應用軟件,有些還加上了嵌入式操作系統,從而構成完整的系統。   隨著(zhù)微電子技術(shù)的進(jìn)步,SoC已經(jīng)在很多應用中取代了傳統的以單片機為中心的架構,將很多外設和存儲器集成在一個(gè)芯片中,使系統的
  • 關(guān)鍵字: 嵌入式系統  FPGA  MCU和嵌入式微處理器  

FPGA助力高端存儲器接口設計

  • 高性能系統設計師在滿(mǎn)足關(guān)鍵時(shí)序余量的同時(shí)要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰。雙倍數據速率SDRAM和4倍數據速率SDRAM都采用源同步接口來(lái)把數據和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內部利用時(shí)鐘來(lái)鎖存數據,此舉可消除接口控制問(wèn)題(例如在存儲器和FPGA間的信號傳遞時(shí)間),但也為設計師帶來(lái)了必須解決的新挑戰。  關(guān)鍵問(wèn)題之一就是如何滿(mǎn)足各種讀取數據捕捉需求以實(shí)現高速接口。隨著(zhù)數據有效窗越來(lái)越小,該問(wèn)題也益發(fā)重要;同時(shí),更具挑戰性的問(wèn)題是,如何讓接收到的時(shí)鐘與數據中
  • 關(guān)鍵字: FPGA  存儲器  接口  模擬IC  

FPGA助力高端存儲器接口設計

  •   高性能系統設計師在滿(mǎn)足關(guān)鍵時(shí)序余量的同時(shí)要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰。雙倍數據速率SDRAM和4倍數據速率SDRAM都采用源同步接口來(lái)把數據和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內部利用時(shí)鐘來(lái)鎖存數據,此舉可消除接口控制問(wèn)題(例如在存儲器和FPGA間的信號傳遞時(shí)間),但也為設計師帶來(lái)了必須解決的新挑戰。   關(guān)鍵問(wèn)題之一就是如何滿(mǎn)足各種讀取數據捕捉需求以實(shí)現高速接口。隨著(zhù)數據有效窗越來(lái)越小,該問(wèn)題也益發(fā)重要;同時(shí),更具挑戰性的問(wèn)題是,如何讓接收到的時(shí)鐘與數據中心
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  存儲器  接口  存儲器  

用FPGA實(shí)現數據遠距離的高精度傳輸

  •   1 意義   簡(jiǎn)單的多機間數據通信在我們的設計中很普遍,一般情況下數據傳輸距離很短,不會(huì )超過(guò)百十m,因此僅采用雙絞線(xiàn)加RS232或RS485標準就可以有效傳輸。但有時(shí)多機之間的距離也會(huì )很遠,如我們所設計的一個(gè)氣象項目,就要求子站遍布在基站1km范圍內。因此在考慮成本、不增加很多設備的前提下,有效防止噪聲干擾,保證子站與基站的數據高精確傳輸就很重要。      通常多機短距通信中,可以在收發(fā)端加入奇校驗、累加和校驗等出錯就重發(fā)的防噪聲措施;但以上措施都只能檢錯,不能糾錯,也就是說(shuō)傳輸過(guò)程
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  數據  傳輸  MCU和嵌入式微處理器  

基于FPGA的RFID系統解碼模塊設計

  •   RFID技術(shù)(radio frequency identification)是一種非接觸式智能識別技術(shù),它通過(guò)射頻信號自動(dòng)識別目標對象并獲得相關(guān)信息。整個(gè)識別過(guò)程無(wú)需人工介入,可同時(shí)識別多個(gè)對象并可以識別高速運動(dòng)的物體,操作簡(jiǎn)單,廣泛應用在車(chē)輛自動(dòng)識別系統、物流管理與監控、倉庫管理、門(mén)禁系統以及軍事等領(lǐng)域。   RFID系統由三部分組成:讀頭、天線(xiàn)和電子標簽,如圖1所示。      其中讀頭是整個(gè)系統的核心部分,控制整個(gè)識別過(guò)程中與標簽之間的通信,并提供與后臺計算機的接口。天線(xiàn)用來(lái)發(fā)送
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  RFID  系統解碼  RF  IF  

賽靈思推出一系列PCI Express協(xié)議解決方案

  • 賽靈思公司宣布推出一系列基于賽靈思Virtex™-5 LXT FPGA的PCI Express®協(xié)議解決方案。這些解決方案包括由獨立設計服務(wù)商和IP供應商組成的賽靈思生態(tài)系統合作伙伴提供的軟件/驅動(dòng)開(kāi)發(fā)套件、參考設計以及IP。這些解決方案提供的兼容技術(shù)使用戶(hù)能夠快速進(jìn)入PCI Express產(chǎn)品的開(kāi)發(fā),從而加快產(chǎn)品的上市速度。這些生態(tài)系統解決方案由CG-CoreEl systems、Jungo和Northwest Logic公
  • 關(guān)鍵字: 嵌入式系統  單片機  賽靈思  PCI  Express  FPGA  單板計算機  

醫療半導體市場(chǎng)潛力大 便攜式應用最熱門(mén)

  • 英特爾公司前CEO貝瑞特曾經(jīng)預言,醫療產(chǎn)品將帶動(dòng)全球半導體產(chǎn)業(yè)快速增長(cháng)。飛利浦公司也通過(guò)出售半導體業(yè)務(wù)將精力集中在醫療和消費電子業(yè)務(wù)上,可以預見(jiàn),醫療半導體市場(chǎng)將成為半導體產(chǎn)業(yè)發(fā)展的一大熱點(diǎn)。那么,醫療電子和醫療半導體市場(chǎng)最近取得的令人興奮的進(jìn)展有哪些?主流半導體公司如何預測醫療電子和醫療半導體市場(chǎng)的規模?DSP、無(wú)線(xiàn)技術(shù)、高精度模擬器件(HPA)、FPGA等產(chǎn)品在醫療電子市場(chǎng)的應用前景如何?便攜式醫療設備產(chǎn)品對半導體產(chǎn)品主要提出哪些要求?主流半導體供應商對醫療半導體市場(chǎng)有哪些規劃?本報特邀請全球著(zhù)名的半
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  醫療半導體  模擬器  FPGA  
共6427條 404/429 |‹ « 402 403 404 405 406 407 408 409 410 411 » ›|

fpga-ask介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-ask!
歡迎您創(chuàng )建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>