<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-ask

用FPGA設計MP3個(gè)人數字播放機

  • 引 言 MPEG(活動(dòng)影像專(zhuān)業(yè)人員組織)是為數字音頻確定單一編碼和解碼(壓縮/解壓縮)方法于1988年建立的。1992年,國際標準組織(ISO)和國際電工委員會(huì )(IEC)為音頻和視頻編碼建立了MPEG1(ISO/IEC11172)標準。這使得業(yè)內在處理新數字世紀出現的各種類(lèi)型音頻/視頻媒體時(shí)統一在單一格式上。 隨著(zhù)以數字形式存儲和播放音樂(lè )的MPEG Audio Layer3(MP3)格式的發(fā)展,個(gè)人數字播放機市場(chǎng)開(kāi)始出現巨大的發(fā)展機會(huì )。非壓縮的音頻磁軌的MP3數字文件只有原來(lái)磁軌大小的1/10。能保
  • 關(guān)鍵字: 嵌入式系統  單片機  MPEG  FPGA  MP3  MCU和嵌入式微處理器  

精簡(jiǎn)的FPGA編程電路

  • 引言 便攜式、小型的儀表和設備是一個(gè)非常重要的應用領(lǐng)域,在未來(lái)一段時(shí)間內會(huì )有比較大的市場(chǎng)。而FPGA等現場(chǎng)可編程器件也是正在興起與普及的一種器件,把FPGA更好地運用到上述儀表和設備中,可以減少這些儀器、設備的開(kāi)發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。 在許多應用場(chǎng)合,如大型設備中的板卡,比較適合采用標準的FPGA編程電路。但是對于便攜式設備的應用場(chǎng)合,采用標準電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個(gè)通用I/O引腳,所以如果能只使用1~2個(gè)引腳就完成FPGA編
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  編程電路  Xilinx  MCU和嵌入式微處理器  

Tensilica和Tallika推出安全SoC FPGA平臺

  • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoCFPGA/ASIC平臺。該完全經(jīng)過(guò)驗證和硅驗證的硬件/軟件平臺對于任意一個(gè)需要完整RSA實(shí)現方案(包括加密、解密、密鑰對生成加速)和/或集成了硬件安全功能的SoC設計團隊而言皆是理想選擇。  Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線(xiàn)的Xtensa處理器IP核以及Tallika公司基于鏈表結構的DMA控制器,后者集成了其安全IP核模塊
  • 關(guān)鍵字: 嵌入式系統  單片機  Tensilica  Tallika  FPGA  

把大學(xué)作為推廣普及FPGA之源

  • 當ASIC越來(lái)越不能適應靈活應用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,FPGA大量蠶食曾經(jīng)ASIC的市場(chǎng),越來(lái)越多的設計者將重心轉向FPGA,這其中包括很多ASIC設計工程師。FPGA對于初創(chuàng )型的公司是一個(gè)非常理想的選擇,從新產(chǎn)品研制的原型到樣機的設計,采用FPGA可以大大加速新產(chǎn)品設計和創(chuàng )新的進(jìn)程。此外,最重要的原因是每一年FPGA的價(jià)格會(huì )明顯下降,包括它的設計軟件和它的應用性都是比傳統的ASIC設計要便宜很多。對于Xilinx這樣的FPGA領(lǐng)導廠(chǎng)商來(lái)說(shuō),僅僅推廣產(chǎn)品是遠遠不夠的,普及FPGA技術(shù)與
  • 關(guān)鍵字: 嵌入式系統  單片機  0709_A  雜志_高校園地  FPGA  MCU和嵌入式微處理器  

探究最佳的結構化ASIC設計方法

  • 由于與深亞微米標準單元ASIC相關(guān)的非重復性工程費用(NRE)越來(lái)越大,設計周期又很長(cháng),因此利用結構化ASIC進(jìn)行定制IC設計的吸引力正變得越來(lái)越大。結構化ASIC能以極具競爭力的單位成本提供優(yōu)秀的硅片性能,并且NRE費用極低。結 構化ASIC的多樣性意味著(zhù)它即可以用作系統主芯片,也可以用作高性?xún)r(jià)比的小型輔助芯片。   許多物理設計問(wèn)題在結構化ASIC的片設計中已經(jīng)得到解決,因此后端版圖設計的時(shí)間可以大大縮短,從而導致更快的驗證確認和原型提供。不過(guò)ASIC片具有預定義的結構,因此設計師必須合理安排芯片
  • 關(guān)鍵字: 嵌入式系統  單片機  ASIC  FPGA  MCU和嵌入式微處理器  

2007年,賽靈思亞太區總部獲環(huán)境影響和績(jì)效獎

  •   2007年,賽靈思 亞太區總部獲環(huán)境影響和績(jì)效獎。
  • 關(guān)鍵字: 賽靈思  FPGA  

基于FPGA和EPP的圖像傳感器高速數據采集系統

  • 引言           USB、串口、并口是PC機和外設進(jìn)行通訊的常用接口,但對于數據量大的圖像來(lái)說(shuō),若利用串行RS-232協(xié)議進(jìn)行數據采集,速度不能達到圖像數據采集所需的要求;而用USB進(jìn)行數據采集,雖能滿(mǎn)足所需速度,但要求外設必須支持USB協(xié)議,而USB協(xié)議與常用工程軟件的接口還不普及,給使用帶來(lái)困難。有些用戶(hù)為了利用標準并行口(SPP)進(jìn)行數據采集,但SPP協(xié)議的150kb/s傳輸率對于圖像數據采集,同樣顯得
  • 關(guān)鍵字: 嵌入式系統  單片機  圖像傳感器  FPGA  EPP  

基于U盤(pán)和單片機的FPGA配置

  • 引 言        FPGA廣泛應用在電子通信領(lǐng)域,其安全性引起了注意,本文針對安全配置提出了解決方案。   現場(chǎng)可編程門(mén)陣列FPGA(Field Programmablc Gate Array)是基于門(mén)陣列方式為用戶(hù)提供可編程資源的,其內部邏輯結構的形成是由配置數據決定的。采用在線(xiàn)可重配置方式ICR(In-Circuit Reconfigurability)將這些配置數據配置到FPGA內部SRAM中,但由于SRAM的易
  • 關(guān)鍵字: 嵌入式系統  單片機  U盤(pán)  FPGA  MCU和嵌入式微處理器  

醫療半導體市場(chǎng)快速增長(cháng)便攜式成熱門(mén)

  • 英特爾公司前CEO貝瑞特曾經(jīng)預言,醫療產(chǎn)品將帶動(dòng)全球半導體產(chǎn)業(yè)快速增長(cháng)。飛利浦公司也通過(guò)出售半導體業(yè)務(wù)將精力集中在醫療和消費電子業(yè)務(wù)上,可以預見(jiàn),醫療半導體市場(chǎng)將成為半導體產(chǎn)業(yè)發(fā)展的一大熱點(diǎn)。那么,醫療電子和醫療半導體市場(chǎng)最近取得的令人興奮的進(jìn)展有哪些?主流半導體公司如何預測醫療電子和醫療半導體市場(chǎng)的規模?DSP、無(wú)線(xiàn)技術(shù)、高精度模擬器件(HPA)、FPGA等產(chǎn)品在醫療電子市場(chǎng)的應用前景如何?便攜式醫療設備產(chǎn)品對半導體產(chǎn)品主要提出哪些要求?主流半導體供應商對醫療半導體市場(chǎng)有哪些規劃?全球著(zhù)名的半導體廠(chǎng)商就
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  DSP  FPGA  醫療半導體  MCU和嵌入式微處理器  

一種基于Java的可編程嵌入式系統設計

  • 1. 概述           傳統的嵌入式系統設計的主要目標是找到一種優(yōu)化的體系結構來(lái)完成單一的,特定的功能。對這樣的系統來(lái)說(shuō),ASIC和核心處理器是作為特別的構件模塊加以考慮的:設計者根據應用的要求選擇適當的ASIC,根據給定的性能要求比如處理器主頻,系統穩定性,以及對功耗的要求等選用適當的處理器內核。          
  • 關(guān)鍵字: 嵌入式系統  單片機  Java  FPGA  開(kāi)發(fā)工具  

Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺

  • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoC FPGA/ASIC平臺。該完全經(jīng)過(guò)驗證和硅驗證的硬件/軟件平臺對于任意一個(gè)需要完整RSA實(shí)現方案(包括加密、解密、密鑰對生成加速)和/或集成了硬件安全功能的SoC設計團隊而言皆是理想選擇。 Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線(xiàn)的Xtensa處理器IP核以及Tallika公司基于鏈表結構的DMA控制器,后者集成了其安全IP核模塊
  • 關(guān)鍵字: 嵌入式系統  單片機  Tensilica  Tallika  FPGA  MCU和嵌入式微處理器  

ACTEL FPGA挑戰0.1毫瓦

  • 為了應對當今便攜式設計人員面臨的挑戰,Actel超低功耗 IGLOO現場(chǎng)可編程門(mén)陣列(FPGA) 結合ARM Cortex-M1處理器技術(shù),使靜態(tài)功耗只有0.1mW,可應用于電子書(shū)/PDA、安全U盤(pán)(指紋符合才能打開(kāi)U盤(pán))、存儲解決方案、醫療、工業(yè)等領(lǐng)域。 Actel 產(chǎn)品市場(chǎng)拓展副總裁Rich Brossart在北京的發(fā)布會(huì )上說(shuō):“相比于競爭對手的產(chǎn)品功耗,我們的靜態(tài)功耗要低300倍以上。例如某個(gè)反熔絲競爭對手,該廠(chǎng)家業(yè)務(wù)轉向用戶(hù)定制的CSSP;低功耗C
  • 關(guān)鍵字: 嵌入式系統  單片機  ACTEL  FPGA  MCU和嵌入式微處理器  

基于FPGA的HSDI接口設計

  • HSDI是一種可配置的高速數據指揮通道。本文首先介紹兩種高速數據接口HSDI A和HSDI B的硬件結構,隨后介紹兩種HSDI接口上信號的時(shí)序和功能操作,最后結合實(shí)例重點(diǎn)介紹如何采用FPGA實(shí)現HSDI接口的設計。
  • 關(guān)鍵字: FPGA  HSDI  接口設計    

基于CPLD的LED點(diǎn)陣顯示控制器

  • 在系統可編程技術(shù)(ISP—In System Programming)及其在系統可編程系列器件,是90年代迅速發(fā)展起來(lái)的一種新技術(shù)和新器件。   現場(chǎng)可編程器件(FPGA和CPLD)等ISP器件無(wú)須編程器,利用器件廠(chǎng)商提供的編程套件,采用自頂而下的模塊化設計方法,使用原理圖或硬件描述語(yǔ)言(VHDL)等方法來(lái)描述電路邏輯關(guān)系,可直接對安裝在目標板上的器件編程。它易學(xué)、易用、簡(jiǎn)化了系統設計,減小了系統規模,縮短設計周期,降低了生產(chǎn)設計成本,從而給電子產(chǎn)品的設計和生產(chǎn)帶來(lái)了革命性的變化。   1、系統結構
  • 關(guān)鍵字: 工業(yè)控制  FPGA  CPLD  LED  伺服控制  
共6427條 405/429 |‹ « 403 404 405 406 407 408 409 410 411 412 » ›|

fpga-ask介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-ask!
歡迎您創(chuàng )建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>