<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga soc

具有多個(gè)電壓軌的FPGA和DSP電源設計實(shí)例(二)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: DSP  電源設計  FPGA  德州儀器  

具有多個(gè)電壓軌的FPGA和DSP電源設計實(shí)例(一)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: DSP  電源設計  FPGA  

基于FPGA的二值圖像連通域標記快速算法實(shí)現

  • 摘  要:針對高速圖像目標實(shí)時(shí)識別和跟蹤任務(wù),需要利用系統中有限的硬件資源實(shí)現高速、準確的二值圖像連通域標記,提出了一種適合FPGA實(shí)現的二值圖像連通域標記快速算法。算法以快捷、有效的方式識別、并記錄區域間復雜的連通關(guān)系。與傳統的二值圖像標記算法相比,該算法具有運算簡(jiǎn)單性、規則性和可擴展性的特點(diǎn)。利用FPGA實(shí)現該算法時(shí),能夠準確有效的識別出圖像中復雜的連通關(guān)系,產(chǎn)生正確的標記結果。在100MHz工作時(shí)鐘下,處理384
  • 關(guān)鍵字: FPGA  單片機  二值圖像連通域標記  嵌入式系統  

基于FPGA的高速可變周期脈沖發(fā)生器的設計

  • 1 引 言 要求改變脈沖周期和輸出脈沖個(gè)數的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運用。采用數字器件設計周期和輸出個(gè)數可調節的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用Atelra公司的可編程芯片FPGA設計了一款周期和輸出個(gè)數可變的脈沖發(fā)生器。經(jīng)過(guò)板級調試獲得良好的運行效果。 2 總體設計思路 脈沖的周期由高電平持續時(shí)間與低電平持續時(shí)間共同構成,為了改變周期,采用兩個(gè)計數器來(lái)分別控制高電平持續時(shí)間和低電平持續時(shí)間。計數器采用可并行加載初始值的N位減法計數器。設定:當要求的高電平
  • 關(guān)鍵字: FPGA  單片機  脈沖發(fā)生器  嵌入式系統  

FPGA所需的電源供應:深入分析

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: 美國國家半導體公司  FPGA  DC/DC  

基于FPGA的IDE硬盤(pán)接口卡的實(shí)現

  • 引言 本文采用FPGA實(shí)現了IDE硬盤(pán)接口協(xié)議。系統提供兩套符合ATA-6規范的IDE接口,一個(gè)與普通IDE硬盤(pán)連接,另一個(gè)與計算機主板上的IDE接口相連。系統采用FPGA實(shí)現接口協(xié)議,完成接口數據的截獲、處理(在本文中主要是數據加密)和轉發(fā),支持PIO和Ultra DMA兩種數據傳輸模式。下面重點(diǎn)介紹用FPGA實(shí)現接口協(xié)議的方法。 1 IDE接口協(xié)議簡(jiǎn)介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅動(dòng)器”,又稱(chēng)為ATA接口。表1列
  • 關(guān)鍵字: FPGA  IDE硬盤(pán)  單片機  嵌入式系統  存儲器  

基于A(yíng)RM和FPGA的多功能車(chē)輛總線(xiàn)嵌入式系統設計

  • 基于A(yíng)RM和FPGA的多功能車(chē)輛總線(xiàn)嵌入式系統設計,本文介紹了一種基于A(yíng)RM和FPGA,從軟件到硬件完全自主開(kāi)發(fā)多功能車(chē)輛總線(xiàn)(Multifunction Vehicle Bus)MVB嵌入式系統的設計和實(shí)現。
  • 關(guān)鍵字: 嵌入式  系統  設計  總線(xiàn)  多功能車(chē)  ARM  FPGA  基于  

瑞薩推出用于汽車(chē)導航系統的高性能第三代SoC SH7775

  •   瑞薩科技公司(Renesas Technology Corp.)宣布,推出適用于下一代汽車(chē)導航系統等高性能汽車(chē)信息系統的SoC解決方案SuperH™*1系列SH7775。樣品交付將于2007年7月從日本開(kāi)始。   SH7775集成了SuperH系列的頂級SH-4A CPU內核,具有1GIPS的(每秒十億條指令)以上的高處理性能。該器件是一款高性能SoC(系統級芯片)產(chǎn)品,集成了許多汽車(chē)導航系統所需的全面外設功能。其中包括專(zhuān)為地圖繪制優(yōu)化的新開(kāi)發(fā)的圖形引擎、用于高水平繪圖處理的3D圖形引擎
  • 關(guān)鍵字: SH7775  SoC  汽車(chē)導航系統  汽車(chē)電子  瑞薩  SoC  ASIC  汽車(chē)電子  

賽靈思推出新型完整FPGA解決方案

  •   賽靈思公司宣布推出支持DDR2 SDRAM接口的低成本Spartan™-3A FPGA開(kāi)發(fā)套件、支持多種高性能存儲器接口(I/Fs)的Virtex™-5 FPGA 開(kāi)發(fā)平臺(ML-561) ,以及存儲器接口生成器(MIG)軟件1.7版本。這些完整的解決方案使FPGA用戶(hù)能夠快速實(shí)施并驗證在不同數據速率和總線(xiàn)寬度下的專(zhuān)用存儲器接口設計,從而加快產(chǎn)品的上市時(shí)間。   這些包括器件特性描述、數據輸入電路以及存儲器控制器的解決方案,均已在使用了美光科技公司(Micron Techn
  • 關(guān)鍵字: FPGA  單片機  嵌入式系統  賽靈思  

賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實(shí)現量產(chǎn)

  •   賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實(shí)現量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺以來(lái),賽靈思目前已向市場(chǎng)發(fā)售了三款平臺(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻?hù)提供了無(wú)需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內建的PCI Express®™ 端點(diǎn)和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。   賽靈思公司高級產(chǎn)品部執行副總裁Iain Morris 表示
  • 關(guān)鍵字: 65nm  FPGA  VIRTEX-5  單片機  嵌入式系統  賽靈思  

功率分配系統(PDS)設計:利用旁路電容/去耦電容(一)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: DSP  FPGA  PDS  VCC  RLC  ESR  

基于現場(chǎng)可編程門(mén)陣列(FPGA)技術(shù)的射頻讀卡器設計

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: XPS  FPGA  DAC  Xilinx  GSRD  RFID  CPLD  ASK  CRC  UID  

什么是FPGA?

  • 什么是可編程邏輯? 在數字電子系統領(lǐng)域,存在三種基本的器件類(lèi)型:存儲器、微處理器和邏輯器件。存儲器用來(lái)存儲隨機信息,如數據表或數據庫的內容。微處理器執行軟件指令來(lái)完成范圍廣泛的任務(wù),如運行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數據通信、信號處理、數據顯示、定時(shí)和控制操作、以及系統運行所需要的所有其它功能。  固定邏輯與可編程邏輯 邏輯器件可分為兩大類(lèi) – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種
  • 關(guān)鍵字: FPGA  FPGA專(zhuān)題  

基于A(yíng)DSP-BF537的視頻SOC驗證方案設計

  • 基于A(yíng)DSP-BF537的視頻SOC驗證方案設計,本文介紹一種利用嵌入Blackfin處理器的ADSP-BF537作為處理器進(jìn)行SoC的FPGA實(shí)時(shí)驗證的方案及其總線(xiàn)接口轉換模塊的設計。
  • 關(guān)鍵字: 驗證  方案設計  SOC  視頻  ADSP-BF537  基于  

Zarlink上市RF收發(fā)器SoC面向人體醫療器件

  • 加拿大卓聯(lián)半導體(ZarlinkSemiconductorLimited)上市了面向植入人體的醫療器件的RF收發(fā)器SoC(系統芯片)“ZL70101”。主要用于心臟起搏器、心臟除顫器、藥泵和生理監測儀。配備最高數據處理速度為800kbit/秒的MAC(MediaAccessController)。利用MICS(MedicalImplantCommunicationService)使用的402~405MHz頻帶工作。  新產(chǎn)品配備有“wake-up”信號接收器,將睡眠模式下的消耗電流控制
  • 關(guān)鍵字: RF  Zarlink  收發(fā)器  SoC  ASIC  醫療電子芯片  
共7974條 502/532 |‹ « 500 501 502 503 504 505 506 507 508 509 » ›|

fpga soc介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga soc!
歡迎您創(chuàng )建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>