EEPW首頁(yè) >>
主題列表 >>
fpga soc
fpga soc 文章 進(jìn)入fpga soc技術(shù)社區
基于FPGA的簡(jiǎn)易電壓表設計

- 傳統的數字電壓表設計通常以大規模ASIC(專(zhuān)用集成電路)為核心器件,并輔以少量中規模集成電路及顯示器件構成。這種電壓表的設計簡(jiǎn)單、精確度高,但是由于采用了ASIC器件使得它欠缺靈活性,其系統功能固定,難以更新擴展。而應用FPGA設計的電壓表,采用FPGA芯片控制通用A/D轉換器,可使速度、靈活性大大優(yōu)于通用數字電壓表。、 本文采用STEP-MAX10M08核心板和STEP Base Board V3.0底板來(lái)完成簡(jiǎn)易電壓表設計,我們將設計拆分成三個(gè)功能模塊實(shí)現: ADC081S101_driver
- 關(guān)鍵字: FPGA ASIC
基4-FPGA的大動(dòng)態(tài)范圍數字AGC的實(shí)現
- 1 引言在數字中頻接收機中,把A/D轉換提前到中頻部分,為保證A/D轉換的動(dòng)態(tài)范圍和系統帶寬,要求低噪聲放大器和自動(dòng)增益控制AGC(Automatic Ga
- 關(guān)鍵字: FPGA AGC 動(dòng)態(tài)范圍 數字
FPGA工作原理與簡(jiǎn)介

- FPGA工作原理與簡(jiǎn)介 如前所述,FPGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現的,即解決了定制電路的不足,又克服了原有可編程器件門(mén)電路有限的缺點(diǎn)?! ∮捎贔PGA需要被反復燒寫(xiě),它實(shí)現組合邏輯的基本結構不可能像ASIC那樣通過(guò)固定的與非門(mén)來(lái)完成,而只能采用一種易于反復配置的結構。查找表可以很好地滿(mǎn)足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結構,也有一些軍品和宇航級FPGA采用Flash或者熔絲與反熔
- 關(guān)鍵字: FPGA Xilinx Altera
fpga soc介紹
您好,目前還沒(méi)有人創(chuàng )建詞條fpga soc!
歡迎您創(chuàng )建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
