EEPW首頁(yè) >>
主題列表 >>
fpga ip
fpga ip 文章 進(jìn)入fpga ip技術(shù)社區
芯原圖像信號處理器IP獲得IEC 61508工業(yè)功能安全認證

- 領(lǐng)先的芯片設計平臺即服務(wù)(Silicon Platform as a Service,SiPaaS?)企業(yè)芯原股份近日宣布其圖像信號處理器IP(ISP IP)ISP8000L-FS V5.0.0作為獨立安全單元(Safety Element out of Context;SEooC),已獲得IEC 61508:2011 SIL 2級工業(yè)功能安全認證。認證證書(shū)由領(lǐng)先的功能安全咨詢(xún)公司ResilTech頒發(fā)。該圖像信號處理器IP此前已通過(guò)ISO 26262 ASIL B認證,是芯原首個(gè)通過(guò)國際工業(yè)及汽車(chē)功能安
- 關(guān)鍵字: 芯原 圖像信號 處理器 IP
業(yè)界首款 英特爾推 Open IP浸沒(méi)式冷卻方案
- 處理器龍頭大廠(chǎng)英特爾中國臺灣分公司19日宣布在臺推出首款Open Intellectual Property(Open IP)數據中心浸沒(méi)式液體冷卻完整方案及參考設計,并且首度授權生態(tài)系合作伙伴使用,協(xié)助朝向減排凈零目標前進(jìn),同時(shí)也呼應英特爾總部RISE企業(yè)策略和2040年溫室氣體凈零排放目標。英特爾19日宣布二項新投資案,創(chuàng )造更具永續性的數據中心技術(shù)解決方案。第一,英特爾公布超過(guò)7億美元的投資計劃,用來(lái)建立一個(gè)占地20萬(wàn)平方英尺、具備最先進(jìn)研究和開(kāi)發(fā)技術(shù)的巨型實(shí)驗室,重心擺在創(chuàng )新數據中心技術(shù),及解決加熱
- 關(guān)鍵字: 英特爾 Open IP 浸沒(méi)式 冷卻方案
優(yōu)勢互補:合肥燦芯科技與合肥工業(yè)大學(xué)微電子學(xué)院“校企聯(lián)合”培養項目正式啟動(dòng)
- 合肥燦芯科技有限公司日前宣布正式啟動(dòng)與合肥工業(yè)大學(xué)微電子學(xué)院的校企聯(lián)合培養工作。校企聯(lián)合培養是高校與企業(yè)之間聯(lián)合培養創(chuàng )新型、實(shí)用型人才的新模式,此次非全日制碩士研究生定向聯(lián)合培養項目,是考生通過(guò)全國研究生入學(xué)統一考試并達到合肥工業(yè)大學(xué)微電子學(xué)院研究生復試條件初試后,可以選擇合肥燦芯科技聯(lián)合培養項目,通過(guò)學(xué)校復試和企業(yè)的面試被錄取后入職合肥燦芯科技并簽訂聯(lián)合培養協(xié)議,之后繼續進(jìn)入合肥工業(yè)大學(xué)微電子學(xué)院進(jìn)行集中學(xué)習,按規定完成學(xué)業(yè)目標后返回公司,同時(shí)可繼續開(kāi)展研究生課題研究和日常研究工作。2022年1月合肥燦
- 關(guān)鍵字: IP 人才
Sondrel為下一代多通道汽車(chē)SoC部署Arteris IP

- Sondrel 和業(yè)界領(lǐng)先的提供片上網(wǎng)絡(luò )(NoC)互連和 IP部署軟件以加快SoC創(chuàng )建的系統級芯片(SoC)系統IP供應商Arteris IP近日宣布, Sondrel 在其下一代先進(jìn)駕駛輔助系統 (ADAS) 架構中采用 FlexNoC 互連 IP。選擇Arteris IP 的片上互連是因為其可配置性和性能。該產(chǎn)品可滿(mǎn)足 SFA 350A 多通道汽車(chē) IP 平臺的要求。FlexNoC 具有設計 NoC的能力,可以匹配 IP 模塊的性能,以確保數據以正確的速度流入、流出和圍繞SoC。它使設計人員能夠在預算
- 關(guān)鍵字: IP NOC
Achronix在其先進(jìn)FPGA中集成2D NoC以支持高帶寬設計(WP028)

- 摘要隨著(zhù)旨在解決現代算法加速工作負載的設備越來(lái)越多,就必須能夠在高速接口之間和整個(gè)器件中有效地移動(dòng)高帶寬數據流。Achronix的Speedster?7t獨立FPGA芯片可以通過(guò)集成全新的、高度創(chuàng )新的二維片上網(wǎng)絡(luò )(2D NoC)來(lái)處理這些高帶寬數據流。Achronix的FPGA中特有的2D NoC實(shí)現是一種創(chuàng )新,它與用可編程邏輯資源來(lái)實(shí)現2D NoC的傳統方法相比,有哪些創(chuàng )新和價(jià)值呢?本白皮書(shū)討論了這兩種實(shí)現2D NoC的方法,并提供了一個(gè)示例設計,以展示與軟2D NoC實(shí)現相比,Achronix 2D
- 關(guān)鍵字: Achronix FPGA 2D NoC
億歐智庫:2022年中國AI芯片行業(yè)深度研究
- 四大類(lèi)人工智能芯片(GPU、ASIC、FGPA、類(lèi)腦芯片)及系統級智能芯片在國內的發(fā)展進(jìn)度層次不齊。用于云端的訓練、推斷等大算力通用 芯片發(fā)展較為落后;適用于更多垂直行業(yè)的終端應用芯片如自動(dòng)駕駛、智能安防、機器人等專(zhuān)用芯片發(fā)展較快。超過(guò)80%中國人工智能產(chǎn)業(yè)鏈企 業(yè)也集中在應用層。?總體來(lái)看,人工智能芯片的發(fā)展仍需基礎科學(xué)積累和沉淀,因此,產(chǎn)學(xué)研融合不失為一種有效的途徑。研究主體界定:面向人工智能領(lǐng)域的芯片及其技術(shù)、算法與應用無(wú)芯片不AI , 以AI芯片為載體實(shí)現的算力是人工智能發(fā)展水平的重要衡
- 關(guān)鍵字: AI芯片 GPU ASIC FPGA 行業(yè)研究
Achronix宣布任命江柏漢為全球銷(xiāo)售副總裁

- 高性能現場(chǎng)可編程邏輯門(mén)陣列(FPGA)和嵌入式FPGA(eFPGA)半導體知識產(chǎn)權(IP)領(lǐng)域的領(lǐng)導性企業(yè)Achronix半導體公司宣布:公司已任命江柏漢先生為全球銷(xiāo)售副總裁。江先生為Achronix帶來(lái)了超過(guò)30年的半導體產(chǎn)品銷(xiāo)售經(jīng)驗,并將領(lǐng)導Achronix全球銷(xiāo)售組織體系。在加入Achronix之前,江先生曾在Marvell半導體公司擔任銷(xiāo)售副總裁兼中國區總經(jīng)理并常駐上海。在Marvell,江先生通過(guò)贏(yíng)得一些戰略性的項目和提高市場(chǎng)份額,成功地加快了公司業(yè)務(wù)的增長(cháng),同時(shí)對多項收購和資產(chǎn)剝離進(jìn)行了整合和
- 關(guān)鍵字: Achronix FPGA
萊迪思FPGA助力聯(lián)想新一代網(wǎng)絡(luò )邊緣AI體驗

- 萊迪思半導體宣布其CrossLink-NX FPGA和專(zhuān)為AI優(yōu)化的軟件解決方案,將用于聯(lián)想最新的ThinkPad X1系列筆記本電腦中。全新的聯(lián)想ThinkPad產(chǎn)品系列采用萊迪思充分整合的客戶(hù)端硬件和軟件解決方案,能夠在不損失效能或電池使用時(shí)間的情況下提供優(yōu)化的使用者體驗,包括沉浸式互動(dòng)、更好的隱私保護和更高效的協(xié)作。 萊迪思FPGA助力聯(lián)想新一代網(wǎng)絡(luò )邊緣AI體驗萊迪思營(yíng)銷(xiāo)和業(yè)務(wù)發(fā)展副總裁Matt Dobrodziej表示:「我們的AI優(yōu)化解決方案產(chǎn)品旨在滿(mǎn)足希望實(shí)現更高智能的各種網(wǎng)絡(luò )邊緣應
- 關(guān)鍵字: 萊迪思 FPGA 聯(lián)想 邊緣AI
AI與機器學(xué)習發(fā)展迅速,FPGA可提供高能效和靈活性

- 1? ?為什么AI/ML發(fā)展如此迅速?多年來(lái),人工智能(AI)/機器學(xué)習(ML)市場(chǎng)一直以指數級的速度快速增長(cháng),其解決方案遍布我們周?chē)?,從機器人和其他機械系統的預測故障算法、電子商務(wù)中的購買(mǎi)行為建議、自動(dòng)駕駛車(chē)輛的目標檢測、電子交易中的風(fēng)險緩解到DNA測序等等,我們身邊有各種各樣的解決方案,示例不勝枚舉。那么,為什么AI/ML發(fā)展如此迅速呢?據IDC、Gartner和其他市調機構的分析,全球大約80%的數據是非結構化數據。電子郵件、照片、語(yǔ)音郵件、視頻和許多其他數據源每天都在堆積。無(wú)論
- 關(guān)鍵字: AI 機器學(xué)習 FPGA
一種基于FPGA的BiSS編碼器解碼器設計

- BiSS協(xié)議是一種高速同步串行通信協(xié)議,使用BiSS協(xié)議的編碼器有利于提高伺服控制系統的動(dòng)態(tài)性能,在高精度絕對式編碼器中應用廣泛。本文在分析BiSS協(xié)議數據幀特點(diǎn)的基礎上,利用FPGA設計了BiSS協(xié)議編碼器解碼器,采集了BiSS協(xié)議編碼器位置數據和總線(xiàn)波形,通過(guò)與DSP聯(lián)合使用,基于BiSS協(xié)議編碼器對永磁同步電機的動(dòng)態(tài)性能進(jìn)行了驗證,結果表明該設計的合理性。
- 關(guān)鍵字: BiSS FPGA 編碼器 DSP 202108
基于FPGA的一種DDR4存儲模塊設計

- 5G通信的主要特征包括“高速率、大帶寬”,為了滿(mǎn)足高速率、大帶寬數據的傳輸要求,需要一種存儲技術(shù)對數據進(jìn)行存儲。本文就存儲技術(shù)結合DDR4協(xié)議,設計了一種DDR4傳輸機制,本研究采用高性能的XCVU9P系列的FPGA芯片作為控制芯片,使用其內部自帶的DDR4 SDRAM(MIG)IP核進(jìn)行例化核設計。經(jīng)過(guò)驗證,實(shí)現在250 MHz時(shí)鐘下對DDR4 SDRAM的讀/寫(xiě)操作,數據無(wú)丟失,能夠保證高速率、大帶寬數據正常傳輸,該傳輸機制具有良好的可靠性、適用性及有效性。
- 關(guān)鍵字: DDR4 高速率 大帶寬 FPGA 202108
fpga ip介紹
您好,目前還沒(méi)有人創(chuàng )建詞條fpga ip!
歡迎您創(chuàng )建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
