<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga ip

如何通過(guò)IP/以太網(wǎng)供電將智能照明引入到建設項目

  •   Molex? 供稿摘? 要:無(wú)論是新建項目、進(jìn)行深度改造,還是從現有的設施遷移到物聯(lián)網(wǎng)架構,第一步都是要摒棄掉當前那些在新的建設中阻礙技術(shù)采用的有機過(guò)程,或者是“用合適的同類(lèi)產(chǎn)品替代”這種更新方式。不要去相信智能樓宇成本過(guò)于高昂、互聯(lián)樓宇并不安全以及物聯(lián)網(wǎng)技術(shù)過(guò)于新穎的觀(guān)點(diǎn)。實(shí)際上,合并的物聯(lián)網(wǎng)平臺其實(shí)更加簡(jiǎn)單。對于全部樓宇系統來(lái)說(shuō),例如照明、自動(dòng)化遮光簾、溫度、安全訪(fǎng)問(wèn)、音視頻設備以及衛生間等,從 IP/PoE 中都可以實(shí)現真正的投資回報?! £P(guān)鍵詞:智能照明;IP;以太網(wǎng)供電;樓宇;建設  在物聯(lián)
  • 關(guān)鍵字: 202002  智能照明  IP  以太網(wǎng)供電  樓宇  建設  

生態(tài)圈 | Maxeler如何實(shí)現比CPU快100倍的信用風(fēng)險評估調整?

  • 洪小瑩博士“我們使用賽靈思 FPGA,再加上 Maxeler 的算法,用很短的時(shí)間就可以把 COUNTERPARTY RISKS 計算出來(lái),效果相當好的。與純用 CPU 計算跟 FPGA 進(jìn)行速度比較,后者比前者快 100 倍以上?!?008年雷曼的倒閉動(dòng)搖了全球金融市場(chǎng)。其所引發(fā)的世界性的金融危機讓大家唏噓不已。正所謂收益越大,風(fēng)險必然也會(huì )增大。這是亙古不變的道理,如何做到對金融風(fēng)險的把控將直接決定了該行業(yè)是否能夠健康發(fā)展。大家都不希望雷曼事件再次重演。然而受限于算力的原因,風(fēng)險的預測和把控往往不盡如人
  • 關(guān)鍵字: Maxeler  FPGA  

EDA、RISC-V、芯片服務(wù)公司談芯片設計的三大熱點(diǎn)

  • 在A(yíng)IoT時(shí)代,如何提升芯片設計的效率?在“中國集成電路設計業(yè)2019年會(huì )”(ICCAD 2019)上,Cadence南京凱鼎電子、SiFive、賽昉科技、摩爾精英的老總分析了這些芯片設計業(yè)的熱點(diǎn),他們的主要觀(guān)點(diǎn)是:①設計上云;②系統級融合;③利用AI提升EDA工具的效率。從右至左:Cadence南京凱鼎電子副總裁劉矛,SiFive首席執行官Naveed Sherwani博士,賽昉科技CEO徐滔,摩爾精英董事長(cháng)兼首席執行官張競揚芯片設計的趨勢1:設計上云1)哪些公司需要上云?Cadence南京凱鼎電子1副
  • 關(guān)鍵字: EDA  RISC-V  IP  

具可編程補償功能的高效率、高密度 PSM μModule 穩壓器

  • FPGA 開(kāi)發(fā)板、以及原型設計、測試和測量應用需要多功能高密度電源解決方案。LTM4678是一款具有數字電源系統管理 (PSM) 功能的 16 mm x 16 mm 小尺寸雙路 25 A 或單路 50 A μModule? 穩壓器。該器件具有:u? 雙數字可調模擬環(huán)路和一個(gè)用于控制及監控的數字接口。u? 寬輸入電壓范圍:4.5 V 至 16 Vu? 寬輸出電壓范圍:0.5 V 至 3.3 Vu? 在整個(gè)溫度范圍內具有 ±0.5% 的最大 DC 輸出誤差u?
  • 關(guān)鍵字: PSM  FPGA  

Imagination與蘋(píng)果公司簽訂新的協(xié)議

  • 近日,Imagination Technologies(簡(jiǎn)稱(chēng)“ Imagination”)宣布已與蘋(píng)果公司達成新的多年期授權協(xié)議以代替之前于2014年2月6日首次宣布的一項多年使用許可協(xié)議。根據新簽訂的協(xié)議,蘋(píng)果公司可以使用Imagination更廣泛的知識產(chǎn)權(IP),并交納授權費用。
  • 關(guān)鍵字: IP  蘋(píng)果  

具有突破性、可擴展、直觀(guān)易用的上電時(shí)序系統可加快設計和調試速度

  • 簡(jiǎn)介各行各業(yè)的電子系統都變得越來(lái)越復雜,這已經(jīng)不是什么秘密。至于這種復雜性如何滲透到電源設計中,卻不是那么明顯。例如,功能復雜性一般通過(guò)使用ASIC、FPGA和微處理器來(lái)解決,在更小的外形尺寸中融入更豐富的應用特性。這些設備向電源系統提供不同的數字負載,要求使用不同功率等級的多種電壓軌,每一種都具有高度個(gè)性化的電壓軌容差。同樣,正確的電源開(kāi)啟和關(guān)斷時(shí)序也很重要。隨著(zhù)時(shí)間推移,電路板上電壓軌的數量成倍增加,使得電源系統的時(shí)序設計和調試變得更加復雜??蓴U展性應用電路板所需的電壓軌數量與電路板的復雜度緊密關(guān)聯(lián)。
  • 關(guān)鍵字: ASIC  FPGA  

EdgeBoard中“活靈活現”的算子

  • 背景介紹數據、算法和算力是人工智能技術(shù)的三大要素。其中,算力體現著(zhù)人工智能(AI)技術(shù)具體實(shí)現的能力,實(shí)現載體主要有CPU、GPU、FPGA和ASIC四類(lèi)器件。CPU基于馮諾依曼架構,雖然靈活,卻延遲很大,在推理和訓練過(guò)程中主要完成其擅長(cháng)的控制和調度類(lèi)任務(wù)。GPU以犧牲靈活性為代價(jià)來(lái)提高計算吞吐量,但其成本高、功耗大,尤其對于推理環(huán)節,并行度的優(yōu)勢并不能完全發(fā)揮。專(zhuān)用ASIC芯片開(kāi)發(fā)周期長(cháng),資金投入大,由于其結構固化無(wú)法適應目前快速演進(jìn)的AI算法。FPGA因其高性能、低功耗、低延遲、靈活可重配的特性,被廣
  • 關(guān)鍵字: FPGA  AI  

一種基于VPX架構的高速寬帶通信平臺設計

  •   衛一然,趙國柄,朱鐵林(天津航天中為數據系統科技有限公司,天津?300475)  摘?要:介紹了一種基于VPX架構的高速寬帶數據通信平臺,平臺的核心是機載和地面收發(fā)信機,收發(fā)信機內各功能板卡的主要控制器是FPGA。發(fā)射端對信息序列進(jìn)行打包、信道編碼、交織和調制;接收端對信號進(jìn)行解調、解交織、解碼、同步等操作。還原后的信息上傳至上位機進(jìn)行分析?! £P(guān)鍵詞:VPX架構;FPGA;高速寬帶;通信平臺  0 引言  隨著(zhù)無(wú)人機技術(shù)和高分載荷等應用技術(shù)的發(fā)展成熟,海洋、林業(yè)、住建、資源、測繪、公安等各行業(yè)對高分
  • 關(guān)鍵字: 202001  VPX架構  FPGA  高速寬帶  通信平臺  

全新CrossLinkPlus FPGA,簡(jiǎn)化基于MIPI的視覺(jué)系統開(kāi)發(fā)

  • 如今,嵌入式視覺(jué)系統設計師需要迎合眾多市場(chǎng)趨勢。例如,現在的設計使用的傳感器越來(lái)越多,便于收集更多數據或實(shí)現新的功能。比如在汽車(chē)市場(chǎng),幾十年前,汽車(chē)廠(chǎng)商在車(chē)輛上安裝一個(gè)備份攝像頭就算是創(chuàng )新之舉了,而現在他們已經(jīng)開(kāi)始將攝像頭用于道路偏離監控、速度標志牌識別和其他眾多智能駕駛應用。同時(shí),嵌入式視覺(jué)系統設計師正逐漸采用符合移動(dòng)產(chǎn)業(yè)處理器接口(MIPI)聯(lián)盟標準的組件。 MIPI起初是為移動(dòng)市場(chǎng)開(kāi)發(fā)的,它定義了移動(dòng)設備的設計人員在在構建高性能、高成本效益、可靠的移動(dòng)解決方案時(shí)所需的硬件和軟件接口標準。在過(guò)去幾年中
  • 關(guān)鍵字: FPGA  視覺(jué)  

LabViewFPGA數據傳輸技術(shù)

  • 數據傳輸就是依照適當的規程,經(jīng)過(guò)一條或多條鏈路,在數據源和數據宿之間傳送數據的過(guò)程。也表示借助信道上的信號將數據從一處送往另一處的操作?;趌abviewFPGA數據傳輸技術(shù)是基于網(wǎng)絡(luò )傳輸的一種,它具有TCP傳輸和UDP傳輸兩種方式,為了保證傳輸過(guò)程中不產(chǎn)生數據丟失,本文通過(guò)重新構造數據類(lèi)型并通過(guò)打包與接包的方式進(jìn)行數據交換,保證了數據在高速采樣條件下的連續性與穩定性,為底層FPGA硬件向上位機數據交換提供了一種嶄新的模式。
  • 關(guān)鍵字: FPGA  labview  TCP/IP  UDP  數據復用  

Microchip公布基于RISC-V的低功耗PolarFire SoC FPGA產(chǎn)品系列的詳細信息,并啟動(dòng)早期使用計劃

  • 計算密集型網(wǎng)關(guān)和邊緣設備的趨勢正在推動(dòng)傳統確定性控制應用程序與額外嵌入式處理功能的集成需求,后者是開(kāi)發(fā)智能安全連接系統所必須的組件。針對這一需求,Microchip Technology Inc.(美國微芯科技公司)啟動(dòng)了PolarFire?片上系統(SoC)現場(chǎng)可編程門(mén)陣列(FPGA)早期使用計劃(EAP)。新產(chǎn)品依托屢獲殊榮的中等密度PolarFire FPGA系列產(chǎn)品打造而成,提供全球首款基于RISC-V的強化型實(shí)時(shí)微處理器子系統,同時(shí)支持Linux?操作系統,為嵌入式系統帶來(lái)一流的低功耗、熱效率和
  • 關(guān)鍵字: FPGA  RISC-V  

萊迪思發(fā)布最新Lattice Radiant 2.0設計軟件加速FPGA設計

  • ·???????? 最新版本支持全新的萊迪思CrossLink-NX FPGA萊迪思半導體公司低功耗可編程器件的領(lǐng)先供應商,近日宣布推出廣受歡迎的最新版本FPGA軟件設計工具Lattice Radiant?2.0。除了增加了對新的CrossLink-NX? FPGA系列之類(lèi)的更高密度器件的支持之外,更新的設計工具還提供了新的功能,加速和簡(jiǎn)化了基于萊迪思FPGA的設計開(kāi)發(fā)。當系統開(kāi)發(fā)人員評估選擇硬件平臺時(shí),實(shí)際的硬件只占他們選擇
  • 關(guān)鍵字: FPGA  軟件  

FPGA用于A(yíng)I的優(yōu)勢

  • 問(wèn):AI的技術(shù)挑戰是什么?答:Achronix目前關(guān)注的重點(diǎn)主要放在數據中心中的機器學(xué)習上。然而,隨著(zhù)工業(yè)應用領(lǐng)域中人工智能(AI)的興起,處理將需要向邊緣遷移,以減少延遲并實(shí)現網(wǎng)絡(luò )流量最小化。機器學(xué)習(ML)處理的特征隨著(zhù)處理向邊緣遷移而改變;通常情況下,計算更多地側重于推理,而不是訓練,盡管這并沒(méi)有將增強學(xué)習和邊緣訓練等新模式出現排除在外。功耗在邊緣受到更多限制,每瓦特的性能通常是一種比原始性能更有用的衡量指標。數字格式也能夠被數量化以提高處理效率,其中浮點(diǎn)數將被優(yōu)化浮點(diǎn)數(例如bfloat16或塊浮
  • 關(guān)鍵字: FPGA  AI  

工業(yè)AI為FPGA和SoC帶來(lái)機會(huì )

  • 問(wèn):依您看,邊緣AI將給某類(lèi)工業(yè)應用帶來(lái)哪些新變化?答:隨著(zhù)人工智能和物聯(lián)網(wǎng)技術(shù)的融合,AIoT(人工智能物聯(lián)網(wǎng))的概念應運而生,即AI(人工智能)+IoT(物聯(lián)網(wǎng))。目前,邊緣AI正廣泛應用于工業(yè)領(lǐng)域,這種技術(shù)可以為工業(yè)物聯(lián)網(wǎng)邊緣的多傳感器分析和機器學(xué)習應用提供最低的時(shí)延、功耗和成本。在工業(yè)領(lǐng)域,當前熱門(mén)的邊緣AI應用包括工業(yè)機器人、智慧路燈、智能監控等。機器人是工業(yè)自動(dòng)化系統的終極表現。在構建合作機器人、工業(yè)機器人或機器人的其它商業(yè)應用時(shí),工業(yè)控制、通信、機器視覺(jué)、機器學(xué)習、人機界面、網(wǎng)絡(luò )安全和安全都
  • 關(guān)鍵字: 工業(yè)  AI  FPGA  

跟賽靈思一起以自適應的思維應對未來(lái)

  • XDF2019北京站開(kāi)幕日一早,我和同事趕赴會(huì )場(chǎng)之后沒(méi)有跟大部分一樣登記領(lǐng)資料,然后轉展位和搶占主題演講的座位,我們反常的盯著(zhù)每位參會(huì )者手中的那本小冊子四處尋覓。作為這本宣傳冊的制作方,我們見(jiàn)到作品比很多參會(huì )者還要晚,不過(guò)作為賽靈思的媒體合作伙伴,《電子產(chǎn)品世界》算是國內媒體中最早的一批。? 接到這個(gè)項目要求的時(shí)候,我一直在思考站在什么樣的角度去將賽靈思講述給眾多的參會(huì )者,特別是那些年輕又充滿(mǎn)朝氣的軟件開(kāi)發(fā)者。作為一個(gè)服務(wù)于半導體芯片應用群體的傳統媒體,我們曾經(jīng)協(xié)助賽靈思去傳播Zynq這一革命性
  • 關(guān)鍵字: FPGA  Vitis  ACAP  
共7136條 32/476 |‹ « 30 31 32 33 34 35 36 37 38 39 » ›|

fpga ip介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga ip!
歡迎您創(chuàng )建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>