<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> dsp-builder

FPGA與DSP協(xié)同處理系統設計之:典型實(shí)例-整數DCT變換的設計與實(shí)現

  • 本節旨在設計實(shí)現了視頻壓縮標準H.264算法中的整數DCT變換部分,幫助讀者了解并行流水設計技巧在算法優(yōu)化中的作用。
  • 關(guān)鍵字: DSP  協(xié)同處理  FPGA  整數DCT變換  H.264  

FPGA與DSP協(xié)同處理系統設計之:典型實(shí)例-FPGA片上硬件乘法器的使用

  • 在FPGA+DSP系統設計系統中,FPGA經(jīng)常作為DSP的協(xié)處理器來(lái)輔助完成一些計算任務(wù)。而這些計算工作中最消耗時(shí)間的就是乘法運算,因此本實(shí)例的主要內容就是幫助讀者學(xué)會(huì )調用硬件乘法IP核。
  • 關(guān)鍵字: DSP  協(xié)同處理  FPGA  硬件乘法器  

FPGA與DSP協(xié)同處理系統設計之:FPGA+DSP協(xié)同平臺的調試技巧和注意事項

  • 作為雙芯片的協(xié)同系統,調試的開(kāi)始階段需要對每個(gè)芯片進(jìn)行單獨測試。這種情況下就需要避免另外一個(gè)芯片對調試產(chǎn)生影響,比較好的辦法就是讓它停止工作。
  • 關(guān)鍵字: DSP  協(xié)同處理  FPGA  內部邏輯分析儀  隔離調試  

FPGA與DSP協(xié)同處理系統設計之: FPGA與DSP的通信接口設計

  • 以上的接口中,比較常用的接口是EMIF和HPI。其中總線(xiàn)接口需要協(xié)議支持,開(kāi)發(fā)難度較大,串行接口開(kāi)發(fā)簡(jiǎn)單,但是速率較慢。VPORT等特殊接口一般是在特定的場(chǎng)合下應用,不具備通用性,而且需要修改DSP驅動(dòng),開(kāi)發(fā)周期較長(cháng)。
  • 關(guān)鍵字: DSP  協(xié)同處理  FPGA  通信接口  EMIF  HPI  BlockRAM  

FPGA與DSP協(xié)同處理系統設計之: 基于FPGA+DSP協(xié)同處理平臺的優(yōu)勢和適用領(lǐng)域

  • FPGA的一個(gè)重要的應用領(lǐng)域就是數字信號處理,隨著(zhù)FPGA密度和速度的提高,現在FPGA已經(jīng)可以勝任一些原來(lái)只有專(zhuān)用芯片或者多DSP才能完成的計算任務(wù)。
  • 關(guān)鍵字: DSP  協(xié)同處理  FPGA  

基于FPGA的數字下變頻的工作理念分析

  •  近年來(lái),軟件無(wú)線(xiàn)電已經(jīng)成為通信領(lǐng)域一個(gè)新的發(fā)展方向,數字下變頻技術(shù)(Digital Down Converter-DDC)是軟件無(wú)線(xiàn)電的核心技術(shù)之一,也是計算量最大的部分?;贔PGA的DDC設計一
  • 關(guān)鍵字: DSP  DDC  FPGA  濾波器  

利用FPGA和多通道光模塊組合長(cháng)距離傳送高速數據

  • 目前基于銅電纜的高速串口能夠以數千兆位速率進(jìn)行數據傳送,并可通過(guò)使用多個(gè)并行通道達成超過(guò)100Gbps的數據傳輸率,不過(guò)傳送的距離卻受到限制,一個(gè)可以改善傳輸距離的作法是使用光互連來(lái)取代銅電纜,Alt
  • 關(guān)鍵字: DSP  LGA  FPGA  DDM  

基于DSP的嵌入式導航計算機系統中CPLD器件軟件更新的實(shí)現

  • 針對嵌入式導航計算機系統中CPLD器件軟件更新需求,提出了通過(guò)串行方式基于DSP的CPLD軟件更新方案,通過(guò)DSP的I/O口模擬CPLD的JTAG時(shí)序邏輯,將由串口接收到的CPLD配置信息文件,移入到其內部邏輯中,從而實(shí)現軟件更新。分析研究了實(shí)現該方案需解決的硬件和軟件中的關(guān)鍵問(wèn)題,設計實(shí)現了提出的CPLD器件軟件更新方案,并在實(shí)際的導航計算機系統中進(jìn)行了驗證和應用。
  • 關(guān)鍵字: CPLD器件軟件更新  DSP  JTAG  

基于FPGA+DSP的智能車(chē)全景視覺(jué)系統

  • 為實(shí)現智能車(chē)全景視覺(jué)系統的應用研究平臺,設計了一種基于FPGA+雙DSP的實(shí)時(shí)6通道數字圖像采集與處理系統。該系統由兩片FPGA與兩個(gè)DSP組成。第一個(gè)FPGA進(jìn)行多通道視覺(jué)圖像采集的同步控制、邏輯處理,第二片FPGA輔助DSP進(jìn)行海量圖像數據的高速并行處理。
  • 關(guān)鍵字: 全景視覺(jué)系統  FPGA+DSP  數字圖像采集與處理系統  

基于FPGA和多DSP的高速視覺(jué)測量系統的研究

  • 針對高速視覺(jué)測量系統數據處理速度快、數據處理量大的特點(diǎn),將FPGA技術(shù)與DSP技術(shù)相結合,研究了一種基于FPGA和多DSP的多通道并行處理的高速視覺(jué)測量系統。詳細介紹了FPGA技術(shù)與多DSP技術(shù)在數字圖像處理過(guò)程中的不同應用、高速視覺(jué)測量系統的總體結構以及各部分的工作原理。
  • 關(guān)鍵字: 高速視覺(jué)測量系統  DSP  FPGA  

用矢量信號分析儀檢測非線(xiàn)性失真(一)

  • 移動(dòng)通信網(wǎng)絡(luò )所用功率放大器的一個(gè)關(guān)鍵性能參數為非線(xiàn)性失真。但過(guò)度的非線(xiàn)性失真會(huì )使誤碼率(BER)提高,導致移動(dòng)通信網(wǎng)絡(luò )中所傳輸的語(yǔ)音及數據信號質(zhì)量下降。
  • 關(guān)鍵字: 矢量信號發(fā)生器  RMS  DSP  

多通道數據采集系統

  • 工業(yè)測量系統常常必須對來(lái)自多個(gè)信號源的信號進(jìn)行數字化處理,可采用幾種方式來(lái)實(shí)現這種處理。在圖1a中,模擬多路復用器(MUX)在來(lái)自8個(gè)模擬傳感器的輸入信號中進(jìn)行選擇,然后MUX將輸出信號饋送給信號調節放大器,信號調節放大器將輸出信號饋送給模數轉換器(ADC)。目前普遍采用集成了多路復用器和ADC的IC,但也可以購買(mǎi)分離的元件。
  • 關(guān)鍵字: 數據采集  DSP  MUX  

智能化STM32 F7微控制器如何滿(mǎn)足嵌入式系統更高處理性能需求

  • 意法半導體(ST)日前宣布推出業(yè)界首款基于A(yíng)RM最新Cortex-M7內核的STM32 F7系列微控制器,其性能遠超ST之前的32位STM32F4微控制器,通過(guò)無(wú)縫升級路徑可將處理性能和DSP性能提高一倍。
  • 關(guān)鍵字: 微處理器  DSP  CMOS  MCU  意法半導體  

基于 DSP 的電子負載:電子負載控制系統軟件設計

  • 基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設計,用數字控制環(huán)代替模擬控制環(huán)節,實(shí)現用于對各種電源進(jìn)行考核的實(shí)驗裝置
  • 關(guān)鍵字: DSP  電子負載控制系統  軟件設計  

基于 DSP 的電子負載---- 系統調試及結果分析

  • 基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設計,用數字控制環(huán)代替模擬控制環(huán)節,實(shí)現用于對各種電源進(jìn)行考核的實(shí)驗裝置
  • 關(guān)鍵字: DSP  電子負載  硬件調試  
共3926條 13/262 |‹ « 11 12 13 14 15 16 17 18 19 20 » ›|

dsp-builder介紹

您好,目前還沒(méi)有人創(chuàng )建詞條dsp-builder!
歡迎您創(chuàng )建該詞條,闡述對dsp-builder的理解,并與今后在此搜索dsp-builder的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>