EEPW首頁(yè) >>
主題列表 >>
dsp-builder
dsp-builder 文章 進(jìn)入dsp-builder技術(shù)社區
基于DSP的嵌入式導航計算機系統中CPLD器件軟件更新的實(shí)現
- 針對嵌入式導航計算機系統中CPLD器件軟件更新需求,提出了通過(guò)串行方式基于DSP的CPLD軟件更新方案,通過(guò)DSP的I/O口模擬CPLD的JTAG時(shí)序邏輯,將由串口接收到的CPLD配置信息文件,移入到其內部邏輯中,從而實(shí)現軟件更新。分析研究了實(shí)現該方案需解決的硬件和軟件中的關(guān)鍵問(wèn)題,設計實(shí)現了提出的CPLD器件軟件更新方案,并在實(shí)際的導航計算機系統中進(jìn)行了驗證和應用。
- 關(guān)鍵字: CPLD器件軟件更新 DSP JTAG
基于FPGA+DSP的智能車(chē)全景視覺(jué)系統
- 為實(shí)現智能車(chē)全景視覺(jué)系統的應用研究平臺,設計了一種基于FPGA+雙DSP的實(shí)時(shí)6通道數字圖像采集與處理系統。該系統由兩片FPGA與兩個(gè)DSP組成。第一個(gè)FPGA進(jìn)行多通道視覺(jué)圖像采集的同步控制、邏輯處理,第二片FPGA輔助DSP進(jìn)行海量圖像數據的高速并行處理。
- 關(guān)鍵字: 全景視覺(jué)系統 FPGA+DSP 數字圖像采集與處理系統
基于FPGA和多DSP的高速視覺(jué)測量系統的研究
- 針對高速視覺(jué)測量系統數據處理速度快、數據處理量大的特點(diǎn),將FPGA技術(shù)與DSP技術(shù)相結合,研究了一種基于FPGA和多DSP的多通道并行處理的高速視覺(jué)測量系統。詳細介紹了FPGA技術(shù)與多DSP技術(shù)在數字圖像處理過(guò)程中的不同應用、高速視覺(jué)測量系統的總體結構以及各部分的工作原理。
- 關(guān)鍵字: 高速視覺(jué)測量系統 DSP FPGA
用矢量信號分析儀檢測非線(xiàn)性失真(一)
- 移動(dòng)通信網(wǎng)絡(luò )所用功率放大器的一個(gè)關(guān)鍵性能參數為非線(xiàn)性失真。但過(guò)度的非線(xiàn)性失真會(huì )使誤碼率(BER)提高,導致移動(dòng)通信網(wǎng)絡(luò )中所傳輸的語(yǔ)音及數據信號質(zhì)量下降。
- 關(guān)鍵字: 矢量信號發(fā)生器 RMS DSP
dsp-builder介紹
您好,目前還沒(méi)有人創(chuàng )建詞條dsp-builder!
歡迎您創(chuàng )建該詞條,闡述對dsp-builder的理解,并與今后在此搜索dsp-builder的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對dsp-builder的理解,并與今后在此搜索dsp-builder的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
