<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

是什么讓我成為一個(gè)厲害的工程師?

  •   傳說(shuō)中有一對美麗的紅舞鞋,穿上它,你將舞出最美麗的舞步……  正式從事電子硬件設計工作有十幾年時(shí)光了,回憶起剛接觸電子,感觸很多……雖然經(jīng)歷了很多酸甜苦辣,但也給我的生活增添了很多色彩……  第一次真正意義上的接觸電子應當算是高中的時(shí)候。當時(shí)很喜歡學(xué)校圖書(shū)館里的一份雜志,雜志名字不記得了,只記得雜志里有兩頁(yè)是關(guān)于電子制作的,當時(shí)那兩頁(yè)一直是我的最?lèi)?ài)……慢慢的積累了一些電子方面的知識,也逐漸有了自己要做一塊電路板的想法……  那時(shí)我對電子的感情用“癡迷”兩個(gè)字來(lái)形容絕不為過(guò)――因這家境不好,我每月只有不
  • 關(guān)鍵字: ARM  FPGA  

什么是LabVIEW FPGA?NI FlexRIO必須使用FPGA模塊嗎?

  • NI LabVIEW FPGA模塊可以幫助您利用LabVIEW程序框圖對一個(gè)FPGA進(jìn)行編程。在其底層,該模塊采用代碼生成技術(shù)實(shí)現圖形化開(kāi)發(fā)環(huán)境與FPGA硬件的整合。這種
  • 關(guān)鍵字: FPGA  LabVIEW  FlexRIO  模塊  

FPGA 解決方案和標準控制器內核比較

  • FPGA 解決方案和標準控制器內核比較, MicroBlaze處理器是賽靈思(Xilinx)在嵌入式開(kāi)發(fā)套件 (EDK) 中提供的兩款32位內核之一,是實(shí)現硬件加速的靈活工具。圖1是MicroBlaze的典型設計。該內核含有一個(gè)32位乘法器,但不含浮點(diǎn)單元(FPU)、桶式移位器或專(zhuān)用硬
  • 關(guān)鍵字: FPGA  方案  標準  比較  

正交相干檢波方法及FPGA的實(shí)現

  • 正交相干檢波方法及FPGA的實(shí)現,引言
    現代雷達普遍采用相參信號來(lái)進(jìn)行處理,而如何獲得高精度基帶數字正交(I,Q)信號是整個(gè)系統信號處理成敗的關(guān)鍵。傳統的做法是采用模擬相位檢波器來(lái)得到I、Q信號,其正交性能一般為:幅度平衡在2%左右,相位
  • 關(guān)鍵字: FPGA  相干檢波  方法  

基于FPGA與SDRAM的數字電視信號采集系統的設計與實(shí)現

  • 要FPGA與的數字信號采集系統??梢蕴峁┐笕萘康拇鎯臻g。提供優(yōu)秀的系統適應能力。該方案通過(guò)計算機并口實(shí)現與計算機的通信 ,但是高性能的邏輯分析儀
  • 關(guān)鍵字: SDRAM  FPGA  數字電視信號  采集系統  

扎克伯格的AI芯:高調挖角,瘋狂招人

  •   據悉國內正在熱議“缺芯”的時(shí)候,Facebook傳出正在招人,計劃自己研發(fā)AI芯片?! ∧壳?,Facebook的AI芯片團隊還處在早期的起步組建階段。就在最近,Facebook才剛剛從谷歌挖來(lái)一員大將——谷歌前芯片產(chǎn)品開(kāi)發(fā)部門(mén)負責人Shahriar Rabii跳槽,擔任Facebook副總監及芯片部分負責人一職?! 《缰暗?月19日,Facebook的第一條AI芯片招聘信息開(kāi)始在線(xiàn)上流傳。在招聘信息當中,Facebook宣布即將為招聘一名管理者(Manger)來(lái)組建“端對端SoC/ASIC固件和
  • 關(guān)鍵字: AI  FPGA  

基于LPC1764的多道脈沖幅度分析器的電路設計

  • 摘要:為解決核輻射測量的實(shí)時(shí)性問(wèn)題,設計了基于A(yíng)RM Cortex—M3內核的LPC1764處理器、CPLD和高速A/D轉換等芯片構造多道脈沖幅度分析器的電路系統,該系統使用CPLD對高速A/D轉換數據進(jìn)行處理,實(shí)現脈沖甄別和
  • 關(guān)鍵字: 脈沖幅度分析器  CPLD  ARM  實(shí)時(shí)測量  

基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理架構設計

  •   1.引言  隨著(zhù)紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統實(shí)現了高幀頻、高分辨率、高可靠性及微型化,在目標跟蹤、智能交通監控中得到了越來(lái)越多的應用,并向更加廣泛的軍事及民用領(lǐng)域擴展。實(shí)時(shí)紅外圖像處理系統一般會(huì )包括非均勻校正、圖像增強、圖像分割、區域特征提取、目標檢測及跟蹤等不同層次的實(shí)時(shí)圖像處理算法,由于圖像處理的數據量大,數據處理相關(guān)性高,因此實(shí)時(shí)紅外圖像處理系統必須具有強大的運算能力。目前有些紅外圖像處理系統使用FPGA實(shí)現可重構計算系統[1],運算速度快,但對于復雜算法的實(shí)現難度比較高,且靈活性
  • 關(guān)鍵字: DSP  FPGA  ASIC  

殘喘多年國產(chǎn)FPGA廠(chǎng)商迎來(lái)新機遇

  • 作為通信設備核心器件的FPGA產(chǎn)品,國內企業(yè)也攻關(guān)多年,現狀又如何?
  • 關(guān)鍵字: FPGA  芯片  

方案簡(jiǎn)介:基于CDMA技術(shù)的水聲通訊系統

  • 任何信息需要借助聲、光、電信 號進(jìn)行傳遞,由于光信號和電信號在海水中的衰減比較嚴重,而聲波是人類(lèi)迄今為止已知的惟一能在水中遠距離傳播的能量形
  • 關(guān)鍵字: 水聲通信  CDMA  BPSK  FPGA  

ASIC大爆發(fā)之際,FPGA怎么辦?

  • AI芯片不會(huì )是一兩顆芯片打遍天下,整體而言,FPGA、GPU、ASIC三大主要AI芯片將在很長(cháng)一段時(shí)間內同時(shí)存在。
  • 關(guān)鍵字: ASIC  FPGA  

fpga應用的實(shí)用電路原理圖

  • fpga應用的實(shí)用電路原理圖, FPGA(Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不
  • 關(guān)鍵字: FPGA  

汽車(chē)識別系統的經(jīng)典設計方案匯總,包括原理圖,源代碼

  • 車(chē)牌識別技術(shù)是計算機視頻圖像識別技術(shù)在車(chē)輛牌照識別中的一種應用。車(chē)牌識別技術(shù)要求能夠將運動(dòng)中的汽車(chē)牌照從復雜背景中提取并識別出來(lái),通過(guò)車(chē)牌提
  • 關(guān)鍵字: 車(chē)牌識別  matlab  FPGA  DSP  CPLD  

基于FPGA的高精度同步時(shí)鐘系統設計

  • 摘要: 介紹了精密時(shí)鐘同步協(xié)議(PTP)的原理。本文精簡(jiǎn)了該協(xié)議,設計并實(shí)現了一種低成本、高精度的時(shí)鐘同步系統方案。該方案中,本地時(shí)鐘單元、時(shí)鐘協(xié)議
  • 關(guān)鍵字: 測試  FPGA  

基于NIOS II 軟核的NAND FLASH的驅動(dòng)方法

  •   1. 引言  NAND FLASH被廣泛應用于電子系統中作為數據存儲。在各種高端電子系統中現場(chǎng)可編程門(mén)陣列(FPGA)已被廣泛應用。FPGA靈活的硬件邏輯能實(shí)現對NAND FLASH的讀寫(xiě)操作。本文中闡述了一種基于NIOS II 軟核的NAND FLASH的驅動(dòng)方法?! ?. VDNF2T16VP193EE4V25簡(jiǎn)介  歐比特公司的VDNF2T16VP193EE4V25是一款容量為2Tb、位寬為16位的NAND FLASH,其內部由8片基片拓撲而成,其拓撲結構如下:  其主要特性如下:  ? 總容量
  • 關(guān)鍵字: NAND  NIOS II  FPGA  
共6982條 29/466 |‹ « 27 28 29 30 31 32 33 34 35 36 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條cpld/fpga!
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>