<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cadence

芯片設計,迎來(lái)拐點(diǎn)

  • 超過(guò)50%的先進(jìn)芯片設計正在借助人工智能實(shí)現。
  • 關(guān)鍵字: EDA  Cadence  

Cadence推出突破性DDR5 12.8Gbps MRDIMM Gen2內存IP系統解決方案,助力云端AI技術(shù)升級

  • 楷登電子(美國 Cadence 公司)近日宣布率先推出基于臺積公司 N3 工藝的 DDR5 12.8Gbps MRDIMM Gen2 內存 IP 解決方案。該新解決方案可滿(mǎn)足業(yè)內對于更大內存帶寬的需求,能適應企業(yè)和數據中心應用中前沿的 AI 處理需求,包括云端 AI。Cadence? DDR5 MRDIMM IP 基于 Cadence 經(jīng)過(guò)驗證且非常成功的 DDR5 和 GDDR6 產(chǎn)品線(xiàn),擁有全新的可擴展、可調整的高性能架構。此 IP 解決方案已與人工智能、高性能計算和數據中心領(lǐng)域的多家領(lǐng)先客戶(hù)建立合作
  • 關(guān)鍵字: Cadence  DDR5  MRDIMM   Gen2  內存IP  云端AI  

出售Artisan將是Arm轉型的標志性事件

  • 雖然是EDA公司收購IC設計IP,但此次收購可能會(huì )在整個(gè)競爭格局中產(chǎn)生連鎖反應。Cadence強化一站式服務(wù)和EDA工具護城河,而Arm轉向更高利潤的芯片設計。
  • 關(guān)鍵字: Artisan  Arm  Cadence  IP  202505  

Cadence將收購Arm部分IP業(yè)務(wù)

  • Cadence(今日宣布,已與Arm(達成最終協(xié)議,收購Arm的Artisan基礎IP業(yè)務(wù)。該業(yè)務(wù)涵蓋標準單元庫、內存編譯器以及針對領(lǐng)先代工廠(chǎng)先進(jìn)工藝節點(diǎn)優(yōu)化的通用I/O(GPIO)。此次交易將增強Cadence不斷擴展的設計IP產(chǎn)品線(xiàn),其核心產(chǎn)品包括領(lǐng)先的協(xié)議和接口IP、內存接口IP、適用于最先進(jìn)節點(diǎn)的SerDes IP,以及即將收購的Secure-IC公司提供的嵌入式安全IP。通過(guò)擴大其在SoC設計領(lǐng)域的布局,Cadence正在強化其持續加速客戶(hù)產(chǎn)品上市速度,并在全球領(lǐng)先的代工工藝上優(yōu)化其成本、功耗和
  • 關(guān)鍵字: Cadence  ARM  

Cadence利用NVIDIA Grace Blackwell加速AI驅動(dòng)的工程設計和科學(xué)應用

  • 內容提要●? ?Cadence借助NVIDIA最新Blackwell系統,將求解器的速度提升高達 80 倍●? ?基于全新NVIDIA Llama Nemotron推理模型,攜手開(kāi)發(fā)面向工程設計和科學(xué)應用的全棧代理式 AI 解決方案●? ? 率先采用面向 AI 工廠(chǎng)數字孿生的NVIDIA Omniverse Blueprint,旨在實(shí)現高效的數據中心設計和運營(yíng)楷登電子(美國 Cadence 公司)近日宣布擴大與 NVIDIA 的多年合作,重點(diǎn)推動(dòng)
  • 關(guān)鍵字: Cadence  NVIDIA  Grace Blackwell  AI  

Conformal AI Studio可將SoC設計師的效率提升10倍

  • 隨著(zhù) SoC 設計日益復雜,形式等效性檢查面臨更大挑戰。為此,Cadence 推出了 Conformal AI Studio——一套全新的邏輯等效性檢查(LEC)、自動(dòng)化ECO(Conformal ECO)和低功耗靜態(tài)簽核解決方案。Conformal AI Studio 結合人工智能和機器學(xué)習(AI/ML)技術(shù),可直接滿(mǎn)足現代 SoC 團隊日益增長(cháng)的生產(chǎn)力需求。其核心引擎經(jīng)加速優(yōu)化,包括分布式低功耗引擎(支持對擁有數十億實(shí)例的設計進(jìn)行全芯片功耗簽核)、全新算法創(chuàng )新以及面向 LEC 和 ECO 解決方案的簡(jiǎn)
  • 關(guān)鍵字: Conformal AI Studio  SoC設計  Cadence  

射頻功率收集電路

  • 本文重點(diǎn):射頻功率收集,對于源和負載之間的最佳功率傳輸、減少功率反射和提高系統效率而言,IMN 至關(guān)重要。能量收集整流器和電壓倍增器電路(例如 Cockcroft–Walton 和 Dickson 倍增器)是將射頻信號轉換并放大為可用直流電的關(guān)鍵,每種設計都會(huì )滿(mǎn)足一些特定的電壓要求和效率需求。射頻功率收集系統可以利用靜態(tài)(例如廣播電臺、移動(dòng)基站)和動(dòng)態(tài)(例如 Wi-Fi 接入點(diǎn)、警用無(wú)線(xiàn)電)環(huán)境射頻源,需要采用復雜的方法才能在物聯(lián)網(wǎng)應用中持續高效地供應能量。射頻功率收集電路采用多種電路技術(shù),旨在以最小電壓
  • 關(guān)鍵字: Cadence  射頻功率  

Cadence Palladium Z3和Protium X3系統,開(kāi)啟加速驗證、軟件開(kāi)發(fā)和數字孿生新時(shí)代

  • 內容提要●? ?與前一代產(chǎn)品相比,Cadence 新一代“動(dòng)力雙劍”組合的容量增加超過(guò) 2 倍,速度快 1.5 倍,可助力設計人員快速開(kāi)發(fā)先進(jìn)芯片,滿(mǎn)足生成式 AI、移動(dòng)、汽車(chē)、超大規模和 LLM 應用的需求●? ?Palladium Z3 硬件仿真搭載全新自研 Cadence 硬件仿真核處理器,提供速度更快、預測能力更強的編譯和全面的硅前硬件調試功能●? ?Protium X3 原型驗證平臺能夠以最快的速度搭建初始環(huán)境,用于十億門(mén)級設計的硅前軟
  • 關(guān)鍵字: Cadence  Palladium Z3  Protium X3  加速驗證  數字孿生  

Cadence擴充系統IP產(chǎn)品組合,推出NoC以?xún)?yōu)化電子系統連接性

  • 楷登電子(美國Cadence公司)近日宣布擴充其系統 IP 產(chǎn)品組合,新增了 Cadence? Janus? Network-on-Chip(NoC)。隨著(zhù)當今計算需求的不斷提高,更大、更復雜的系統級芯片(SoC)和分解式多芯片系統在市場(chǎng)上迅速普及,硅組件內部和硅組件之間的數據傳輸變得越來(lái)越具有挑戰性,功率、性能和面積(PPA)受到了影響。Cadence Janus NoC 能夠以極低的延遲高效管理這些同步高速通信,幫助客戶(hù)以更低的風(fēng)險更快地實(shí)現其 PPA 目標?!癈adence是IP和設計質(zhì)量領(lǐng)域備受信
  • 關(guān)鍵字: Cadence  系統IP  NoC  電子系統連接性  

AI如何賦能半導體產(chǎn)業(yè)發(fā)展?

  • 1956 年是公認的人工智能元年。這一年,在美國漢諾斯小鎮寧靜的達特茅斯學(xué)院中,舉行了一場(chǎng)影響深遠的研討會(huì )。在這次研討會(huì )上,參會(huì )成員討論了多項在當時(shí)的計算機技術(shù)水平都還沒(méi)有解決的問(wèn)題。在這次頭腦風(fēng)暴式的會(huì )議中,「人工智能」的概念第一次被提出,人工智能正式被看作一個(gè)獨立的研究領(lǐng)域。但受限于當時(shí)的計算機算力的限制,人工智能(Artificial Intelligence,簡(jiǎn)稱(chēng) AI)始終沒(méi)有走到前臺應用。隨著(zhù)摩爾定律的發(fā)展,芯片的集成度越來(lái)越高,計算能力也得到了空前的發(fā)展??v觀(guān)人工智能的發(fā)展歷程,一個(gè)顯著(zhù)的特
  • 關(guān)鍵字: Cadence  人工智能  

Cadence和NVIDIA合作生成式AI項目 加速應用創(chuàng )新

  • Cadence Design Systems宣布.擴大與 NVIDIA 在 EDA、系統設計和分析、數字生物學(xué)(Digital Biology)和AI領(lǐng)域的多年合作,推出兩種革命性解決方案,利用加速運算和生成式AI重塑未來(lái)設計。首先,Cadence Reality 數字雙生平臺是業(yè)界首創(chuàng )的全面數字雙生解決方案,可促進(jìn)跨多個(gè)產(chǎn)業(yè)的數據中心的設計、模擬和優(yōu)化的加速。 該平臺虛擬化整個(gè)數據中心,并利用AI、高效能運算(HPC)和實(shí)體仿真,顯著(zhù)提高數據中心能源效率高達30%。Cadence Reality 平臺與
  • 關(guān)鍵字: Cadence  NVIDIA  生成式AI  

顛覆性Cadence Reality數字孿生平臺為人工智能時(shí)代的數據中心設計帶來(lái)變革

  • 楷登電子(美國Cadence公司)近日推出業(yè)界首個(gè)全面的AI驅動(dòng)數字孿生解決方案,旨在促進(jìn)數據中心的可持續發(fā)展及現代化的設計,標志著(zhù)在優(yōu)化數據中心能效和運營(yíng)能力方面取得了重大飛躍。革命性的Cadence? Reality?數字孿生平臺將整個(gè)數據中心虛擬化,并利用AI、高性能計算(HPC)和基于物理的仿真,能顯著(zhù)提高數據中心能效,最高可達30%。該創(chuàng )新平臺將幫助數據中心設計人員和運營(yíng)商應對現代數據中心系統的復雜性,特別是解決因數據中心計算和冷卻資源使用效率低下而導致的滯留容量問(wèn)題,以及在電力日益稀缺的時(shí)代處
  • 關(guān)鍵字: Cadence Reality  數字孿生平臺  數據中心設計  

EDA領(lǐng)域又出現一件收購案

  • 近年EDA企業(yè)Cadence的收購動(dòng)作頻頻,去年該公司剛宣布收購英國EDA公司Pulsic以及Intrinsix公司,擴展其產(chǎn)品組合,今年開(kāi)始,該公司的收購步伐仍未停。當地時(shí)間3月5日,Cadence宣布,已達成收購BETA CAE Systems International AG(BETA CAE)的最終協(xié)議。根據最終協(xié)議條款,Cadence將為此次交易支付約12.4億美元,其中60%以現金支付,40%通過(guò)向現有BETA CAE股東發(fā)行Cadence普通股支付。結合此次交易,Cadence預計將
  • 關(guān)鍵字: EDA  收購案  Cadence  

Cadence擴充Tensilica Vision產(chǎn)品線(xiàn),新增毫米波雷達加速器及針對汽車(chē)應用優(yōu)化的新款DSP

  • 內容提要●? ?單個(gè) DSP 用于嵌入式視覺(jué)、雷達、激光雷達和 AI 處理,在性能提升的前提下,帶來(lái)顯著(zhù)的面積優(yōu)化、功耗和成本的降低●? ?針對 4D 成像雷達工作負載,新增的雷達加速器功能可提供高度可編程的硬件解決方案,顯著(zhù)提升性能●? ?專(zhuān)為多傳感器汽車(chē)、無(wú)人機、機器人和自動(dòng)駕駛汽車(chē)系統設計中的傳感器融合處理而設計楷登電子(美國 Cadence 公司)近日宣布擴充其 Tensilica IP 產(chǎn)品陣容,以應對不斷增長(cháng)的汽車(chē)傳感器融合應用計算需
  • 關(guān)鍵字: Cadence  Tensilica Vision  毫米波雷達加速器  DSP  

Cadence推出全新數字孿生平臺Millennium Platform

  • 內容提要●? ?顛覆性的專(zhuān)用軟硬件加速平臺;利用 GPU 和 CPU 計算以及專(zhuān)有軟件算法,提高準確度、速度和規模的同時(shí),帶來(lái)高達 100 倍的設計效率提升●? ?與傳統 HPC 相比,支持 GPU-resident 模式的求解器可將仿真能效顯著(zhù)提高 20 倍●? ?將數字孿生、人工智能和 HPC 技術(shù)相結合,為汽車(chē)、航空航天、能源、葉輪機械和數據中心提供更優(yōu)的多物理場(chǎng)仿真解決方案●? ?利用創(chuàng )新的生成式人工智能技術(shù),進(jìn)一步加
  • 關(guān)鍵字: Cadence  數字孿生平臺  Millennium Platform  
共360條 1/24 1 2 3 4 5 6 7 8 9 10 » ›|

cadence介紹

EDA仿真軟件Cadence -------------------------------------------------------------------------------- Cadence Design Systems Inc.是全球最大的電子設計技術(shù)(Electronic Design Technologies)、程序方案服務(wù)和設計服務(wù)供應商。其解決方案旨在提升和監控半導 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>