<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

SoC處理器的定標原則

  • 半導體器件定標(scaling)在量上的不斷進(jìn)展蘊育著(zhù)系統級芯片(SoC)器件在設計和結構上質(zhì)的深刻變化。IC器件定標可以加強功率效率、增加帶寬和顯著(zhù)改進(jìn)功能集成性,而要挖掘出硅的全部性能潛力,還須在設計復雜性管理和改進(jìn)設計可重用性方面做同樣的努力。代表ITRS對半導體定標的一致觀(guān)點(diǎn)的一個(gè)簡(jiǎn)易技術(shù)模型示出了芯片設計上一系列重大變化。較高層次的可編程性可以緩解經(jīng)濟上的壓力。專(zhuān)用處理器性能的不斷提高和器件的自動(dòng)生成將使處理器芯核在SoC結構體系中發(fā)揮重大作用,諸如從高性能控制到以前只能由硬連接邏輯才可以實(shí)現的
  • 關(guān)鍵字: SoC  SoC  ASIC  

全數字鎖相環(huán)的設計

  • 摘要:本文在說(shuō)明全數字鎖相環(huán)的基礎上,提出了一種利用FPGA設計一階全數字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數字鎖相環(huán)的工作過(guò)程,最后對一些有關(guān)的問(wèn)題進(jìn)行了討論。關(guān)鍵詞:全數字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領(lǐng)域得到了廣泛的應用。如信號處理,調制解調,時(shí)鐘同步,倍頻,頻率綜合等都應用到了鎖相環(huán)技術(shù)。傳統的鎖相環(huán)由模擬電路實(shí)現,而全數字鎖相環(huán)(DPLL)與傳統的模擬電路實(shí)現的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
  • 關(guān)鍵字: DPLL  FPGA  FSK  全數字鎖相環(huán)  

Cypress微系統公司推出用于PSoCTM混合信號陣列的集成開(kāi)發(fā)環(huán)境

  • 賽普拉斯半導體(Cypress Semiconductor)公司的子公司賽普拉斯微系統有限公司(Cypress MicroSystems)于今日宣布推出用于其可編程系統級芯片(PSOCTM)混合信號陣列的PSoC Designer 4.0集成開(kāi)發(fā)環(huán)境(IDE)。PSoC Designer 4.0是一個(gè)完整的圖形成套工具,它通過(guò)提供“點(diǎn)擊”系統設計能力而為用戶(hù)利用PSoC的功能和靈活性給予了幫助。PSoC Designer 4.0提供了設備和應用程序編輯器以及一個(gè)簡(jiǎn)單圖形用戶(hù)接口(GUI)下的編譯器、調試器
  • 關(guān)鍵字: 賽普拉斯  SoC  ASIC  

日月光定購多臺科利登的SoC測試系統Octet

  • 來(lái)自美國加州弗雷蒙特市的消息--日月光測試有限公司(納斯達克股票代碼:ASTSF)業(yè)界最大的獨立半導體測試服務(wù)供應商定購了22臺科利登的SoC 測試系統,包括多臺高性能的Octet,用于計算機芯片組和圖形器件的高量產(chǎn)生產(chǎn)測試。日月光之所以選用該系統是基于其成熟的成本效益高的系統性能和測試能力,可以滿(mǎn)足下一代器件技術(shù),如高速總線(xiàn)系統,不斷增長(cháng)的對測試系統測試容量和范圍的要求。日月光美國、歐洲兼日本區總裁Tien Wu說(shuō):“科利登的SoC測試系統提供給我們客戶(hù)可持續的產(chǎn)品面市和成本優(yōu)勢。Octet與科利登Qu
  • 關(guān)鍵字: 科利登  SoC  ASIC  

2003年,Wim Roelandts 成為賽靈思董事會(huì )主席

  •   2003年,Wim Roelandts 成為董事會(huì )主席。Bernie Vonderschmitt 離職:公司的最后一個(gè)創(chuàng )始人為我們留下了寶貴的財富。
  • 關(guān)鍵字: 賽靈思  FPGA  

2003年,賽靈思推出 Spartan-3 系列產(chǎn)品

  •   2003年,推出 Spartan-3 系列產(chǎn)品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技術(shù)讓我們領(lǐng)先競爭者一大步,并使我們處于領(lǐng)先高級半導體制造商的地位。
  • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  

安捷倫科技與北京大學(xué)共同成立SOC測試教育中心和SOC測試工程中心

  • 全球領(lǐng)先的跨國高科技公司安捷倫科技(NYSE: A)與北京大學(xué)微電子學(xué)研究院(IMEPKU)今天共同宣布成立北京大學(xué)—安捷倫科技SOC測試教育中心和北京大學(xué)—安捷倫科技SOC測試工程中心。北京大學(xué)—安捷倫科技SOC測試教育中心是華北地區首家SOC測試教育中心,將加速北京大學(xué)乃至中國半導體測試技術(shù)的研究和發(fā)展。同時(shí),北京大學(xué)—安捷倫科技SOC測試教育和工程中心也將與業(yè)界開(kāi)展廣泛的合作,致力于推動(dòng)中國半導體產(chǎn)業(yè)的發(fā)展。這項合作是知名高校與跨國高科技企業(yè)合作的成功典范,對國家“十五”發(fā)展計劃提供進(jìn)一步的有力支持
  • 關(guān)鍵字: 安捷倫  SoC  ASIC  

2003年,賽靈思宣布將歐洲總部設在都柏林

  •   2003年,賽靈思完成了主要擴展,并且宣布將歐洲總部設在都柏林。
  • 關(guān)鍵字: 賽靈思  FPGA  

用CPLD和外部SRAM構成大容量FIFO的設計

  • 摘要:對照一般通用FIFO的外部控制線(xiàn),以及視頻服務(wù)器應用的具體要求,設計完成用CPLD和外部SRAM構成的大容量、廉價(jià)、高速FIFO,除了可以滿(mǎn)足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個(gè)通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
  • 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO  存儲器  

新型眼科B型超聲診斷儀

  • 摘要:本設計以Winbond公司的W78E58單片機為系統的控制核心,采用最新的FPGA設計技術(shù),并應用Averlogic公司的大容量圖像存儲FIFO使采樣控制模塊和顯示控制模塊相對獨立,從而使本儀器具有很高的集成化程度、很強的設計靈活性。同時(shí),由于FPGA的大容量允許采用較復雜的數據處理,從而大大提高了診斷儀的成像質(zhì)量。關(guān)鍵詞 B超 反射法 FPGA FIFO前言改革開(kāi)放以來(lái),全國人民生活水平日益提高,健康越來(lái)越受到人們的高度重視。眼睛是心靈的窗戶(hù),眼睛的健康對人們來(lái)說(shuō)更是重要。眼病的
  • 關(guān)鍵字: B超  FIFO  FPGA  反射法  設備診斷類(lèi)  

基于FPGA的直接數字頻率合成器的設計和實(shí)現

  • 概述直接數字頻率合成技術(shù)(Direct Digital Frequency Synthesis,即DDFS,一般簡(jiǎn)稱(chēng)DDS),是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。目前各大芯片制造廠(chǎng)商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能、多功能的DDS芯片,為電路設計者提供了多種選擇。然而在某些場(chǎng)合,專(zhuān)用DDS芯片在控制方式、置頻速率等方面與系統的要求差距很大,這時(shí)如果用高性能的FPGA器件來(lái)設計符合自己需要的DDS電路,就是一個(gè)很好的解決方法。ACEX 1K器件是Altera公司著(zhù)眼于通信、音
  • 關(guān)鍵字: FPGA  

一種新穎的多媒體SoC芯片—Virgine G2

  • 近年來(lái),隨著(zhù)多媒體信息應用日益普及,市場(chǎng)對多媒體芯片的需求逐漸增加,韓國ADChips公司適時(shí)推出了一款內嵌32位微處理器的多媒體芯片Virgine G2,它集視頻、音頻處理為一身,內部包括了一個(gè)基于3維圖形算法的2維圖形加速器,還嵌入了一個(gè)32通道的8/16位音頻引擎,以及視頻DAC、DRAM控制器、DMA、定時(shí)器、雙串口等多種外設,使得外部電路的設計變得非常簡(jiǎn)便。芯片的結構芯片的結構如圖1所示,主要由CPU、2D圖象加速器、音頻引擎及周邊外設組成。32位微處理器EISC SE3208Virgine G
  • 關(guān)鍵字: SOC  SoC  ASIC  

精簡(jiǎn)的FPGA編程方法

  • 引言便攜式、小型的儀表和設備是一個(gè)非常重要的應用領(lǐng)域,在未來(lái)一段時(shí)間內會(huì )有比較大的市場(chǎng)。而FPGA等現場(chǎng)可編程器件也是正在興起與普及的一種器件,把FPGA更好地運用到上述儀表和設備中,可以減少這些儀器、設備的開(kāi)發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。在許多應用場(chǎng)合,如大型設備中的板卡,比較適合采用標準的FPGA編程電路。但是對于便攜式設備的應用場(chǎng)合,采用標準電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個(gè)通用I/O引腳,所以如果能只使用1~2個(gè)引腳就完成FPGA編程功能,意
  • 關(guān)鍵字: FPGA  

2002年11月13日,Xilinx公司在深圳設立辦事處

  •   2002年11月13日,領(lǐng)先的可編程邏輯器件(PLD)供應商賽靈思公司(Xilinx)宣布,在深圳成立新的辦事處,以更好地滿(mǎn)足中國市場(chǎng)對其PLD產(chǎn)品的需求。   由于PLD新興應用領(lǐng)域的迅速拓展、中國本土新興企業(yè)的增多、跨國公司研發(fā)機構向中國的轉移以及來(lái)自傳統客戶(hù)的穩定營(yíng)收,中國已經(jīng)成為Xilinx公司最重要的新興市場(chǎng)。“為滿(mǎn)足現有的PLD應用以及非傳統PLD應用的需要,也為了更好地為我們現有及潛在客戶(hù)提供服務(wù),Xilinx公司在深圳市開(kāi)設了辦事處。” Xilinx公司總裁兼
  • 關(guān)鍵字: Xilinx  半導體  ASIC  

2002年11月4日,意法半導體在深圳設集成電路研究中心

  •   意法半導體(STMicroelectronics)日前宣布在深圳設立特殊應用集成電路(ASIC)研究中心。由于意法是全球第三大的半導體公司,在深圳設立研發(fā)中心對產(chǎn)業(yè)發(fā)展具有深遠的意義。   意法與深圳賽格高科技投資公司(SHIC)各出資60%與40%成立了深圳賽意法微電子(STS Microelectronics),并和清華大學(xué)三方結盟設立ASIC研究中心,將專(zhuān)注于混訊及數字技術(shù)開(kāi)發(fā)。意法有幾項針對我國市場(chǎng)的IC產(chǎn)品均將瞄準通訊、數字多媒體市場(chǎng)。該中心設于深圳高科技園區,2003年將搬到深圳大學(xué)園區
  • 關(guān)鍵字: ST  ASIC  
共6756條 449/451 |‹ « 442 443 444 445 446 447 448 449 450 451 »

asic-to-fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條asic-to-fpga!
歡迎您創(chuàng )建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

ASIC-to-FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>